]> sigrok.org Git - sigrok-dumps.git/blob - i2c/rtc_epson_8564je/README
READMEs: Cosmetics, consistency fixes, typos.
[sigrok-dumps.git] / i2c / rtc_epson_8564je / README
1 -------------------------------------------------------------------------------
2 Epson 8564JE I2C RTC
3 -------------------------------------------------------------------------------
4
5 This an example capture of I2C traffic from/to an Epson 8564JE I2C RTC chip,
6 which has a slave address of 0x51 (or 0xa2, if the read/write bit is included).
7
8
9 Logic analyzer setup
10 --------------------
11
12 The logic analyzer used was a ChronoVu LA8 (at 1MHz):
13
14   Probe       RTC chip pin
15   ------------------------
16   0 (green)   SCL
17   1 (orange)  SDA
18
19
20 Data
21 ----
22
23 The device talking to the RTC was doing the following in an infinite loop:
24
25  - Set the RTC to a specific date/time (Nov 22, 2011 - 04:03:54, weekday = 2).
26
27  - Read back the current time from the RTC.
28
29 This is what the decoded data should look like:
30
31  - Setting the date/time:
32    S Wr:0xa2 A 0x02 A 0x54 A 0x03 A 0x04 A 0x22 A 0x02 A 0x11 A 0x11 A P
33
34  - Reading the current date/time:
35    S Wr:0xa2 A 0x02 A Sr Rd:0xa3 A 0x54 A 0x03 A 0x44 A 0x62 A 0x52 A
36    0x51 A 0x11 N P
37
38  - The abbreviations used above: S = Start, Wr = Write, A = ACK, P = Stop,
39    Sr = Repeated start, Rd = Read, N = NACK
40
41 The sigrok command line used was:
42
43   sigrok-cli -d 0:samplerate=1mhz --samples 8388608 \
44              -p '1=SCL,2=SDA' -o rtc_epson_8564je.sr
45