]> sigrok.org Git - libsigrok.git/blob - src/hardware/asix-sigma/protocol.h
1311c935d10b32f2b4e23e826c686124e97b3f82
[libsigrok.git] / src / hardware / asix-sigma / protocol.h
1 /*
2  * This file is part of the libsigrok project.
3  *
4  * Copyright (C) 2010-2012 Håvard Espeland <gus@ping.uio.no>,
5  * Copyright (C) 2010 Martin Stensgård <mastensg@ping.uio.no>
6  * Copyright (C) 2010 Carl Henrik Lunde <chlunde@ping.uio.no>
7  * Copyright (C) 2020 Gerhard Sittig <gerhard.sittig@gmx.net>
8  *
9  * This program is free software: you can redistribute it and/or modify
10  * it under the terms of the GNU General Public License as published by
11  * the Free Software Foundation, either version 3 of the License, or
12  * (at your option) any later version.
13  *
14  * This program is distributed in the hope that it will be useful,
15  * but WITHOUT ANY WARRANTY; without even the implied warranty of
16  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
17  * GNU General Public License for more details.
18  *
19  * You should have received a copy of the GNU General Public License
20  * along with this program.  If not, see <http://www.gnu.org/licenses/>.
21  */
22
23 #ifndef LIBSIGROK_HARDWARE_ASIX_SIGMA_PROTOCOL_H
24 #define LIBSIGROK_HARDWARE_ASIX_SIGMA_PROTOCOL_H
25
26 #include <stdint.h>
27 #include <stdlib.h>
28 #include <glib.h>
29 #include <ftdi.h>
30 #include <string.h>
31 #include <libsigrok/libsigrok.h>
32 #include "libsigrok-internal.h"
33
34 #define LOG_PREFIX "asix-sigma"
35
36 /*
37  * Triggers are not working in this implementation. Stop claiming
38  * support for the feature which effectively is not available, until
39  * the implementation got fixed. Yet keep the code in place and allow
40  * developers to turn on this switch during development.
41  */
42 #define ASIX_SIGMA_WITH_TRIGGER 0
43
44 /* Experimental support for OMEGA (scan only, operation is ENOIMPL). */
45 #define ASIX_WITH_OMEGA 0
46
47 #define USB_VENDOR_ASIX                 0xa600
48 #define USB_PRODUCT_SIGMA               0xa000
49 #define USB_PRODUCT_OMEGA               0xa004
50
51 enum asix_device_type {
52         ASIX_TYPE_NONE,
53         ASIX_TYPE_SIGMA,
54         ASIX_TYPE_OMEGA,
55 };
56
57 /*
58  * FPGA commands are 8bits wide. The upper nibble is a command opcode,
59  * the lower nibble can carry operand values. 8bit register addresses
60  * and 8bit data values get communicated in two steps.
61  */
62
63 /* Register access. */
64 #define REG_ADDR_LOW            (0x0 << 4)
65 #define REG_ADDR_HIGH           (0x1 << 4)
66 #define REG_DATA_LOW            (0x2 << 4)
67 #define REG_DATA_HIGH_WRITE     (0x3 << 4)
68 #define REG_READ_ADDR           (0x4 << 4)
69 #define REG_ADDR_ADJUST         (1 << 0) /* Auto adjust register address. */
70 #define REG_ADDR_DOWN           (1 << 1) /* 1 decrement, 0 increment. */
71 #define REG_ADDR_INC            (REG_ADDR_ADJUST)
72 #define REG_ADDR_DEC            (REG_ADDR_ADJUST | REG_ADDR_DOWN)
73
74 /* Sample memory access. */
75 #define REG_DRAM_WAIT_ACK       (0x5 << 4) /* Wait for completion. */
76 #define REG_DRAM_BLOCK          (0x6 << 4) /* DRAM to BRAM, plus bank select. */
77 #define REG_DRAM_BLOCK_BEGIN    (0x8 << 4) /* Read first BRAM bytes. */
78 #define REG_DRAM_BLOCK_DATA     (0xa << 4) /* Read full BRAM block. */
79 #define REG_DRAM_SEL_N          (0x1 << 4) /* Bank select, added to 6/8/a. */
80 #define REG_DRAM_SEL_BOOL(b)    ((b) ? REG_DRAM_SEL_N : 0)
81
82 /*
83  * Registers at a specific address can have different meanings depending
84  * on whether data is read or written. This is why direction is part of
85  * the programming language identifiers.
86  *
87  * The vendor documentation suggests that in addition to the first 16
88  * register addresses which implement the logic analyzer's feature set,
89  * there are 240 more registers in the 16 to 255 address range which
90  * are available to applications and plugin features. Can libsigrok's
91  * asix-sigma driver store configuration data there, to avoid expensive
92  * operations (think: firmware re-load).
93  */
94
95 enum sigma_write_register {
96         WRITE_CLOCK_SELECT      = 0,
97         WRITE_TRIGGER_SELECT    = 1,
98         WRITE_TRIGGER_SELECT2   = 2,
99         WRITE_MODE              = 3,
100         WRITE_MEMROW            = 4,
101         WRITE_POST_TRIGGER      = 5,
102         WRITE_TRIGGER_OPTION    = 6,
103         WRITE_PIN_VIEW          = 7,
104         /* Unassigned register locations. */
105         WRITE_TEST              = 15,
106 };
107
108 enum sigma_read_register {
109         READ_ID                 = 0,
110         READ_TRIGGER_POS_LOW    = 1,
111         READ_TRIGGER_POS_HIGH   = 2,
112         READ_TRIGGER_POS_UP     = 3,
113         READ_STOP_POS_LOW       = 4,
114         READ_STOP_POS_HIGH      = 5,
115         READ_STOP_POS_UP        = 6,
116         READ_MODE               = 7,
117         READ_PIN_CHANGE_LOW     = 8,
118         READ_PIN_CHANGE_HIGH    = 9,
119         READ_BLOCK_LAST_TS_LOW  = 10,
120         READ_BLOCK_LAST_TS_HIGH = 11,
121         READ_BLOCK_TS_OVERRUN   = 12,
122         READ_PIN_VIEW           = 13,
123         /* Unassigned register location. */
124         READ_TEST               = 15,
125 };
126
127 #define HI4(b)                  (((b) >> 4) & 0x0f)
128 #define LO4(b)                  (((b) >> 0) & 0x0f)
129
130 #define BIT_MASK(l)     ((1UL << (l)) - 1)
131
132 #define TRGSEL_SELINC_MASK      BIT_MASK(2)
133 #define TRGSEL_SELINC_SHIFT     0
134 #define TRGSEL_SELRES_MASK      BIT_MASK(2)
135 #define TRGSEL_SELRES_SHIFT     2
136 #define TRGSEL_SELA_MASK        BIT_MASK(2)
137 #define TRGSEL_SELA_SHIFT       4
138 #define TRGSEL_SELB_MASK        BIT_MASK(2)
139 #define TRGSEL_SELB_SHIFT       6
140 #define TRGSEL_SELC_MASK        BIT_MASK(2)
141 #define TRGSEL_SELC_SHIFT       8
142 #define TRGSEL_SELPRESC_MASK    BIT_MASK(4)
143 #define TRGSEL_SELPRESC_SHIFT   12
144
145 enum trgsel_selcode_t {
146         TRGSEL_SELCODE_LEVEL = 0,
147         TRGSEL_SELCODE_FALL = 1,
148         TRGSEL_SELCODE_RISE = 2,
149         TRGSEL_SELCODE_EVENT = 3,
150         TRGSEL_SELCODE_NEVER = 3,
151 };
152
153 #define TRGSEL2_PINS_MASK       (0x07 << 0)
154 #define TRGSEL2_PINPOL_RISE     (1 << 3)
155 #define TRGSEL2_LUT_ADDR_MASK   (0x0f << 0)
156 #define TRGSEL2_LUT_WRITE       (1 << 4)
157 #define TRGSEL2_RESET           (1 << 5)
158 #define TRGSEL2_LEDSEL0         (1 << 6)
159 #define TRGSEL2_LEDSEL1         (1 << 7)
160
161 /* WRITE_MODE register fields. */
162 #define WMR_SDRAMWRITEEN        (1 << 0)
163 #define WMR_SDRAMREADEN         (1 << 1)
164 #define WMR_TRGRES              (1 << 2)
165 #define WMR_TRGEN               (1 << 3)
166 #define WMR_FORCESTOP           (1 << 4)
167 #define WMR_TRGSW               (1 << 5)
168 /* not used: bit position 6 */
169 #define WMR_SDRAMINIT           (1 << 7)
170
171 /* READ_MODE register fields. */
172 #define RMR_SDRAMWRITEEN        (1 << 0)
173 #define RMR_SDRAMREADEN         (1 << 1)
174 /* not used: bit position 2 */
175 #define RMR_TRGEN               (1 << 3)
176 #define RMR_ROUND               (1 << 4)
177 #define RMR_TRIGGERED           (1 << 5)
178 #define RMR_POSTTRIGGERED       (1 << 6)
179 /* not used: bit position 7 */
180
181 /*
182  * Trigger options. First and second write are similar, but _some_
183  * positions change their meaning.
184  */
185 #define TRGOPT_TRGIEN           (1 << 7)
186 #define TRGOPT_TRGOEN           (1 << 6)
187 #define TRGOPT_TRGOINEN         (1 << 5) /* 1st write */
188 #define TRGOPT_TRGINEG          TRGOPT1_TRGOINEN /* 2nd write */
189 #define TRGOPT_TRGOEVNTEN       (1 << 4) /* 1st write */
190 #define TRGOPT_TRGOPIN          TRGOPT1_TRGOEVNTEN /* 2nd write */
191 #define TRGOPT_TRGOOUTEN        (1 << 3) /* 1st write */
192 #define TRGOPT_TRGOLONG         TRGOPT1_TRGOOUTEN /* 2nd write */
193 #define TRGOPT_TRGOUTR_OUT      (1 << 1)
194 #define TRGOPT_TRGOUTR_EN       (1 << 0)
195 #define TRGOPT_CLEAR_MASK       (TRGOPT_TRGOINEN | TRGOPT_TRGOEVNTEN | TRGOPT_TRGOOUTEN)
196
197 /*
198  * Layout of the sample data DRAM, which will be downloaded to the PC:
199  *
200  * Sigma memory is organized in 32K rows. Each row contains 64 clusters.
201  * Each cluster contains a timestamp (16bit) and 7 events (16bits each).
202  * Events contain 16 bits of sample data (potentially taken at multiple
203  * sample points, see below).
204  *
205  * Total memory size is 32K x 64 x 8 x 2 bytes == 32 MiB (256 Mbit). The
206  * size of a memory row is 1024 bytes. Assuming x16 organization of the
207  * memory array, address specs (sample count, trigger position) are kept
208  * in 24bit entities. The upper 15 bit address the "row", the lower 9 bit
209  * refer to the "event" within the row. Because there is one timestamp for
210  * seven events each, one memory row can hold up to 64x7 == 448 events.
211  *
212  * Sample data is represented in 16bit quantities. The first sample in
213  * the cluster corresponds to the cluster's timestamp. Each next sample
214  * corresponds to the timestamp + 1, timestamp + 2, etc (the distance is
215  * one sample period, according to the samplerate). In the absence of
216  * pin level changes, no data is provided (RLE compression). A cluster
217  * is enforced for each 64K ticks of the timestamp, to reliably handle
218  * rollover and determine the next timestamp of the next cluster.
219  *
220  * For samplerates up to 50MHz, an event directly translates to one set
221  * of sample data at a single sample point, spanning up to 16 channels.
222  * For samplerates of 100MHz, there is one 16 bit entity for each 20ns
223  * period (50MHz rate). The 16 bit memory contains 2 samples of up to
224  * 8 channels. Bits of multiple samples are interleaved. For samplerates
225  * of 200MHz one 16bit entity contains 4 samples of up to 4 channels,
226  * each 5ns apart.
227  */
228
229 #define ROW_COUNT               32768
230 #define ROW_LENGTH_BYTES        1024
231 #define ROW_LENGTH_U16          (ROW_LENGTH_BYTES / sizeof(uint16_t))
232 #define ROW_SHIFT               9 /* log2 of u16 count */
233 #define ROW_MASK                ((1UL << ROW_SHIFT) - 1)
234 #define EVENTS_PER_CLUSTER      7
235 #define CLUSTERS_PER_ROW        (ROW_LENGTH_U16 / (1 + EVENTS_PER_CLUSTER))
236 #define EVENTS_PER_ROW          (CLUSTERS_PER_ROW * EVENTS_PER_CLUSTER)
237
238 struct sigma_dram_line {
239         struct sigma_dram_cluster {
240                 uint16_t timestamp;
241                 uint16_t samples[EVENTS_PER_CLUSTER];
242         } cluster[CLUSTERS_PER_ROW];
243 };
244
245 /* The effect of all these are still a bit unclear. */
246 struct triggerinout {
247         uint8_t trgout_resistor_enable : 1;
248         uint8_t trgout_resistor_pullup : 1;
249         uint8_t reserved1 : 1;
250         uint8_t trgout_bytrigger : 1;
251         uint8_t trgout_byevent : 1;
252         uint8_t trgout_bytriggerin : 1;
253         uint8_t reserved2 : 2;
254
255         /* Should be set same as the first two */
256         uint8_t trgout_resistor_enable2 : 1;
257         uint8_t trgout_resistor_pullup2 : 1;
258
259         uint8_t reserved3 : 1;
260         uint8_t trgout_long : 1;
261         uint8_t trgout_pin : 1; /* Use 1k resistor. Pullup? */
262         uint8_t trgin_negate : 1;
263         uint8_t trgout_enable : 1;
264         uint8_t trgin_enable : 1;
265 };
266
267 struct triggerlut {
268         /* The actual LUTs. */
269         uint16_t m0d[4], m1d[4], m2d[4];
270         uint16_t m3q, m3s, m4;
271
272         /* Parameters should be sent as a single register write. */
273         struct {
274                 uint8_t selc : 2;
275                 uint8_t selpresc : 6;
276
277                 uint8_t selinc : 2;
278                 uint8_t selres : 2;
279                 uint8_t sela : 2;
280                 uint8_t selb : 2;
281
282                 uint16_t cmpb;
283                 uint16_t cmpa;
284         } params;
285 };
286
287 /* Trigger configuration */
288 struct sigma_trigger {
289         /* Only two channels can be used in mask. */
290         uint16_t risingmask;
291         uint16_t fallingmask;
292
293         /* Simple trigger support (<= 50 MHz). */
294         uint16_t simplemask;
295         uint16_t simplevalue;
296
297         /* TODO: Advanced trigger support (boolean expressions). */
298 };
299
300 /* Events for trigger operation. */
301 enum triggerop {
302         OP_LEVEL = 1,
303         OP_NOT,
304         OP_RISE,
305         OP_FALL,
306         OP_RISEFALL,
307         OP_NOTRISE,
308         OP_NOTFALL,
309         OP_NOTRISEFALL,
310 };
311
312 /* Logical functions for trigger operation. */
313 enum triggerfunc {
314         FUNC_AND = 1,
315         FUNC_NAND,
316         FUNC_OR,
317         FUNC_NOR,
318         FUNC_XOR,
319         FUNC_NXOR,
320 };
321
322 struct sigma_state {
323         enum {
324                 SIGMA_UNINITIALIZED = 0,
325                 SIGMA_CONFIG,
326                 SIGMA_IDLE,
327                 SIGMA_CAPTURE,
328                 SIGMA_STOPPING,
329                 SIGMA_DOWNLOAD,
330         } state;
331         uint16_t lastts;
332         uint16_t lastsample;
333 };
334
335 enum sigma_firmware_idx {
336         SIGMA_FW_NONE,
337         SIGMA_FW_50MHZ,
338         SIGMA_FW_100MHZ,
339         SIGMA_FW_200MHZ,
340         SIGMA_FW_SYNC,
341         SIGMA_FW_FREQ,
342 };
343
344 struct submit_buffer;
345
346 struct dev_context {
347         struct {
348                 uint16_t vid, pid;
349                 uint32_t serno;
350                 uint16_t prefix;
351                 enum asix_device_type type;
352         } id;
353         struct {
354                 struct ftdi_context ctx;
355                 gboolean is_open, must_close;
356         } ftdi;
357         uint64_t samplerate;
358         struct sr_sw_limits cfg_limits; /* Configured limits (user specified). */
359         struct sr_sw_limits acq_limits; /* Acquisition limits (internal use). */
360         struct sr_sw_limits feed_limits; /* Datafeed limits (internal use). */
361         enum sigma_firmware_idx firmware_idx;
362         int num_channels;
363         int samples_per_event;
364         uint64_t capture_ratio;
365         struct sigma_trigger trigger;
366         int use_triggers;
367         struct sigma_state state;
368         struct submit_buffer *buffer;
369 };
370
371 /* "Automatic" and forced USB connection open/close support. */
372 SR_PRIV int sigma_check_open(const struct sr_dev_inst *sdi);
373 SR_PRIV int sigma_check_close(struct dev_context *devc);
374 SR_PRIV int sigma_force_open(const struct sr_dev_inst *sdi);
375 SR_PRIV int sigma_force_close(struct dev_context *devc);
376
377 /* Send register content (simple and complex) to the hardware. */
378 SR_PRIV int sigma_write_register(struct dev_context *devc,
379         uint8_t reg, uint8_t *data, size_t len);
380 SR_PRIV int sigma_set_register(struct dev_context *devc,
381         uint8_t reg, uint8_t value);
382 SR_PRIV int sigma_write_trigger_lut(struct dev_context *devc,
383         struct triggerlut *lut);
384
385 /* Samplerate constraints check, get/set/list helpers. */
386 SR_PRIV int sigma_normalize_samplerate(uint64_t want_rate, uint64_t *have_rate);
387 SR_PRIV uint64_t sigma_get_samplerate(const struct sr_dev_inst *sdi);
388 SR_PRIV GVariant *sigma_get_samplerates_list(void);
389
390 /* Preparation of data acquisition, spec conversion, hardware configuration. */
391 SR_PRIV int sigma_set_samplerate(const struct sr_dev_inst *sdi);
392 SR_PRIV int sigma_set_acquire_timeout(struct dev_context *devc);
393 SR_PRIV int sigma_convert_trigger(const struct sr_dev_inst *sdi);
394 SR_PRIV int sigma_build_basic_trigger(struct dev_context *devc,
395         struct triggerlut *lut);
396
397 /* Callback to periodically drive acuisition progress. */
398 SR_PRIV int sigma_receive_data(int fd, int revents, void *cb_data);
399
400 #endif