]> sigrok.org Git - libsigrok.git/blob - hardware/hantek-dso/dso.h
866dc2d5343fadda68a4d613711b042a5949c9d1
[libsigrok.git] / hardware / hantek-dso / dso.h
1 /*
2  * This file is part of the sigrok project.
3  *
4  * Copyright (C) 2012 Bert Vermeulen <bert@biot.com>
5  * With protocol information from the hantekdso project,
6  * Copyright (C) 2008 Oleg Khudyakov <prcoder@gmail.com>
7  *
8  * This program is free software: you can redistribute it and/or modify
9  * it under the terms of the GNU General Public License as published by
10  * the Free Software Foundation, either version 3 of the License, or
11  * (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program.  If not, see <http://www.gnu.org/licenses/>.
20  */
21
22 #ifndef LIBSIGROK_HARDWARE_HANTEK_DSO_H
23 #define LIBSIGROK_HARDWARE_HANTEK_DSO_H
24
25 #define USB_INTERFACE                   0
26 #define USB_CONFIGURATION               1
27 #define DSO_EP_IN                       0x86
28 #define DSO_EP_OUT                      0x02
29
30 /* FX2 renumeration delay in ms */
31 #define MAX_RENUM_DELAY_MS              3000
32
33 #define MAX_CAPTURE_EMPTY               3
34
35 #define DEFAULT_VOLTAGE                 VDIV_500MV
36 #define DEFAULT_FRAMESIZE               FRAMESIZE_SMALL
37 #define DEFAULT_TIMEBASE                TIME_100us
38 #define DEFAULT_TRIGGER_SOURCE          "CH1"
39 #define DEFAULT_COUPLING                COUPLING_DC
40 #define DEFAULT_HORIZ_TRIGGERPOS        0.5
41 #define DEFAULT_VERT_OFFSET             0.5
42 #define DEFAULT_VERT_TRIGGERPOS         0.5
43
44 #define MAX_VERT_TRIGGER                0xfe
45
46 /* Hantek DSO-specific protocol values */
47 #define EEPROM_CHANNEL_OFFSETS          0x08
48
49 #define FRAMESIZE_SMALL                 10240
50 #define FRAMESIZE_LARGE                 32768
51
52 enum control_requests {
53         CTRL_READ_EEPROM = 0xa2,
54         CTRL_GETSPEED = 0xb2,
55         CTRL_BEGINCOMMAND = 0xb3,
56         CTRL_SETOFFSET = 0xb4,
57         CTRL_SETRELAYS = 0xb5,
58 };
59
60 enum dso_commands {
61         CMD_SET_FILTERS = 0,
62         CMD_SET_TRIGGER_SAMPLERATE,
63         CMD_FORCE_TRIGGER,
64         CMD_CAPTURE_START,
65         CMD_ENABLE_TRIGGER,
66         CMD_GET_CHANNELDATA,
67         CMD_GET_CAPTURESTATE,
68         CMD_SET_VOLTAGE,
69         /* unused */
70         cmdSetLogicalData,
71         cmdGetLogicalData,
72 };
73
74 /* Must match the coupling table. */
75 enum couplings {
76         COUPLING_AC = 0,
77         COUPLING_DC,
78         /* TODO not used, how to enable? */
79         COUPLING_GND,
80 };
81
82 /* Must match the timebases table. */
83 enum time_bases {
84         TIME_10us = 0,
85         TIME_20us,
86         TIME_40us,
87         TIME_100us,
88         TIME_200us,
89         TIME_400us,
90         TIME_1ms,
91         TIME_2ms,
92         TIME_4ms,
93         TIME_10ms,
94         TIME_20ms,
95         TIME_40ms,
96         TIME_100ms,
97         TIME_200ms,
98         TIME_400ms,
99 };
100
101 /* Must match the vdivs table. */
102 enum {
103         VDIV_10MV,
104         VDIV_20MV,
105         VDIV_50MV,
106         VDIV_100MV,
107         VDIV_200MV,
108         VDIV_500MV,
109         VDIV_1V,
110         VDIV_2V,
111         VDIV_5V,
112 };
113
114 enum trigger_slopes {
115         SLOPE_POSITIVE = 0,
116         SLOPE_NEGATIVE,
117 };
118
119 enum trigger_sources {
120         TRIGGER_CH2 = 0,
121         TRIGGER_CH1,
122         TRIGGER_EXT,
123 };
124
125 enum capturestates {
126         CAPTURE_EMPTY = 0,
127         CAPTURE_FILLING = 1,
128         CAPTURE_READY_8BIT = 2,
129         CAPTURE_READY_9BIT = 7,
130         CAPTURE_TIMEOUT = 127,
131         CAPTURE_UNKNOWN = 255,
132 };
133
134 enum triggermodes {
135         TRIGGERMODE_AUTO,
136         TRIGGERMODE_NORMAL,
137         TRIGGERMODE_SINGLE,
138 };
139
140 enum states {
141         IDLE,
142         NEW_CAPTURE,
143         CAPTURE,
144         FETCH_DATA,
145         STOPPING,
146 };
147
148 struct dso_profile {
149         /* VID/PID after cold boot */
150         uint16_t orig_vid;
151         uint16_t orig_pid;
152         /* VID/PID after firmware upload */
153         uint16_t fw_vid;
154         uint16_t fw_pid;
155         char *vendor;
156         char *model;
157         char *firmware;
158 };
159
160 struct dev_context {
161         const struct dso_profile *profile;
162         struct sr_usb_dev_inst *usb;
163         void *cb_data;
164         uint64_t limit_frames;
165         uint64_t num_frames;
166         /* We can't keep track of an FX2-based device after upgrading
167          * the firmware (it re-enumerates into a different device address
168          * after the upgrade) this is like a global lock. No device will open
169          * until a proper delay after the last device was upgraded.
170          */
171         int64_t fw_updated;
172         int epin_maxpacketsize;
173         int capture_empty_count;
174         int dev_state;
175
176         /* Oscilloscope settings. */
177         int timebase;
178         gboolean ch1_enabled;
179         gboolean ch2_enabled;
180         int voltage_ch1;
181         int voltage_ch2;
182         int coupling_ch1;
183         int coupling_ch2;
184         // voltage offset (vertical position)
185         float voffset_ch1;
186         float voffset_ch2;
187         float voffset_trigger;
188         uint16_t channel_levels[2][9][2];
189         unsigned int framesize;
190         gboolean filter_ch1;
191         gboolean filter_ch2;
192         gboolean filter_trigger;
193         int triggerslope;
194         char *triggersource;
195         float triggerposition;
196         int triggermode;
197
198         /* Frame transfer */
199         unsigned int samp_received;
200         unsigned int samp_buffered;
201         unsigned int trigger_offset;
202         unsigned char *framebuf;
203 };
204
205 SR_PRIV int dso_open(struct sr_dev_inst *sdi);
206 SR_PRIV void dso_close(struct sr_dev_inst *sdi);
207 SR_PRIV int dso_enable_trigger(struct dev_context *devc);
208 SR_PRIV int dso_force_trigger(struct dev_context *devc);
209 SR_PRIV int dso_init(struct dev_context *devc);
210 SR_PRIV int dso_get_capturestate(struct dev_context *devc,
211                 uint8_t *capturestate, uint32_t *trigger_offset);
212 SR_PRIV int dso_capture_start(struct dev_context *devc);
213 SR_PRIV int dso_get_channeldata(struct dev_context *devc,
214                 libusb_transfer_cb_fn cb);
215
216 #endif