]> sigrok.org Git - libsigrok.git/blob - hardware/asix-sigma/asix-sigma.c
sr/drivers: change driver dev_acquisition_start/_stop calls to use sdi
[libsigrok.git] / hardware / asix-sigma / asix-sigma.c
1 /*
2  * This file is part of the sigrok project.
3  *
4  * Copyright (C) 2010-2012 Håvard Espeland <gus@ping.uio.no>,
5  * Copyright (C) 2010 Martin Stensgård <mastensg@ping.uio.no>
6  * Copyright (C) 2010 Carl Henrik Lunde <chlunde@ping.uio.no>
7  *
8  * This program is free software: you can redistribute it and/or modify
9  * it under the terms of the GNU General Public License as published by
10  * the Free Software Foundation, either version 3 of the License, or
11  * (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program.  If not, see <http://www.gnu.org/licenses/>.
20  */
21
22 /*
23  * ASIX SIGMA/SIGMA2 logic analyzer driver
24  */
25
26 #include <glib.h>
27 #include <glib/gstdio.h>
28 #include <ftdi.h>
29 #include <string.h>
30 #include "libsigrok.h"
31 #include "libsigrok-internal.h"
32 #include "asix-sigma.h"
33
34 #define USB_VENDOR                      0xa600
35 #define USB_PRODUCT                     0xa000
36 #define USB_DESCRIPTION                 "ASIX SIGMA"
37 #define USB_VENDOR_NAME                 "ASIX"
38 #define USB_MODEL_NAME                  "SIGMA"
39 #define USB_MODEL_VERSION               ""
40 #define TRIGGER_TYPES                   "rf10"
41 #define NUM_PROBES                      16
42
43 SR_PRIV struct sr_dev_driver asix_sigma_driver_info;
44 static struct sr_dev_driver *adi = &asix_sigma_driver_info;
45
46 static const uint64_t supported_samplerates[] = {
47         SR_KHZ(200),
48         SR_KHZ(250),
49         SR_KHZ(500),
50         SR_MHZ(1),
51         SR_MHZ(5),
52         SR_MHZ(10),
53         SR_MHZ(25),
54         SR_MHZ(50),
55         SR_MHZ(100),
56         SR_MHZ(200),
57         0,
58 };
59
60 /*
61  * Probe numbers seem to go from 1-16, according to this image:
62  * http://tools.asix.net/img/sigma_sigmacab_pins_720.jpg
63  * (the cable has two additional GND pins, and a TI and TO pin)
64  */
65 static const char *probe_names[NUM_PROBES + 1] = {
66         "1",
67         "2",
68         "3",
69         "4",
70         "5",
71         "6",
72         "7",
73         "8",
74         "9",
75         "10",
76         "11",
77         "12",
78         "13",
79         "14",
80         "15",
81         "16",
82         NULL,
83 };
84
85 static const struct sr_samplerates samplerates = {
86         0,
87         0,
88         0,
89         supported_samplerates,
90 };
91
92 static const int hwcaps[] = {
93         SR_HWCAP_LOGIC_ANALYZER,
94         SR_HWCAP_SAMPLERATE,
95         SR_HWCAP_CAPTURE_RATIO,
96         SR_HWCAP_PROBECONFIG,
97
98         SR_HWCAP_LIMIT_MSEC,
99         0,
100 };
101
102 /* Force the FPGA to reboot. */
103 static uint8_t suicide[] = {
104         0x84, 0x84, 0x88, 0x84, 0x88, 0x84, 0x88, 0x84,
105 };
106
107 /* Prepare to upload firmware (FPGA specific). */
108 static uint8_t init[] = {
109         0x03, 0x03, 0x01, 0x01, 0x01, 0x01, 0x01, 0x01, 0x01,
110 };
111
112 /* Initialize the logic analyzer mode. */
113 static uint8_t logic_mode_start[] = {
114         0x00, 0x40, 0x0f, 0x25, 0x35, 0x40,
115         0x2a, 0x3a, 0x40, 0x03, 0x20, 0x38,
116 };
117
118 static const char *firmware_files[] = {
119         "asix-sigma-50.fw",     /* 50 MHz, supports 8 bit fractions */
120         "asix-sigma-100.fw",    /* 100 MHz */
121         "asix-sigma-200.fw",    /* 200 MHz */
122         "asix-sigma-50sync.fw", /* Synchronous clock from pin */
123         "asix-sigma-phasor.fw", /* Frequency counter */
124 };
125
126 static int hw_dev_acquisition_stop(const struct sr_dev_inst *sdi,
127                 void *cb_data);
128
129 static int sigma_read(void *buf, size_t size, struct context *ctx)
130 {
131         int ret;
132
133         ret = ftdi_read_data(&ctx->ftdic, (unsigned char *)buf, size);
134         if (ret < 0) {
135                 sr_err("sigma: ftdi_read_data failed: %s",
136                        ftdi_get_error_string(&ctx->ftdic));
137         }
138
139         return ret;
140 }
141
142 static int sigma_write(void *buf, size_t size, struct context *ctx)
143 {
144         int ret;
145
146         ret = ftdi_write_data(&ctx->ftdic, (unsigned char *)buf, size);
147         if (ret < 0) {
148                 sr_err("sigma: ftdi_write_data failed: %s",
149                        ftdi_get_error_string(&ctx->ftdic));
150         } else if ((size_t) ret != size) {
151                 sr_err("sigma: ftdi_write_data did not complete write.");
152         }
153
154         return ret;
155 }
156
157 static int sigma_write_register(uint8_t reg, uint8_t *data, size_t len,
158                                 struct context *ctx)
159 {
160         size_t i;
161         uint8_t buf[len + 2];
162         int idx = 0;
163
164         buf[idx++] = REG_ADDR_LOW | (reg & 0xf);
165         buf[idx++] = REG_ADDR_HIGH | (reg >> 4);
166
167         for (i = 0; i < len; ++i) {
168                 buf[idx++] = REG_DATA_LOW | (data[i] & 0xf);
169                 buf[idx++] = REG_DATA_HIGH_WRITE | (data[i] >> 4);
170         }
171
172         return sigma_write(buf, idx, ctx);
173 }
174
175 static int sigma_set_register(uint8_t reg, uint8_t value, struct context *ctx)
176 {
177         return sigma_write_register(reg, &value, 1, ctx);
178 }
179
180 static int sigma_read_register(uint8_t reg, uint8_t *data, size_t len,
181                                struct context *ctx)
182 {
183         uint8_t buf[3];
184
185         buf[0] = REG_ADDR_LOW | (reg & 0xf);
186         buf[1] = REG_ADDR_HIGH | (reg >> 4);
187         buf[2] = REG_READ_ADDR;
188
189         sigma_write(buf, sizeof(buf), ctx);
190
191         return sigma_read(data, len, ctx);
192 }
193
194 static uint8_t sigma_get_register(uint8_t reg, struct context *ctx)
195 {
196         uint8_t value;
197
198         if (1 != sigma_read_register(reg, &value, 1, ctx)) {
199                 sr_err("sigma: sigma_get_register: 1 byte expected");
200                 return 0;
201         }
202
203         return value;
204 }
205
206 static int sigma_read_pos(uint32_t *stoppos, uint32_t *triggerpos,
207                           struct context *ctx)
208 {
209         uint8_t buf[] = {
210                 REG_ADDR_LOW | READ_TRIGGER_POS_LOW,
211
212                 REG_READ_ADDR | NEXT_REG,
213                 REG_READ_ADDR | NEXT_REG,
214                 REG_READ_ADDR | NEXT_REG,
215                 REG_READ_ADDR | NEXT_REG,
216                 REG_READ_ADDR | NEXT_REG,
217                 REG_READ_ADDR | NEXT_REG,
218         };
219         uint8_t result[6];
220
221         sigma_write(buf, sizeof(buf), ctx);
222
223         sigma_read(result, sizeof(result), ctx);
224
225         *triggerpos = result[0] | (result[1] << 8) | (result[2] << 16);
226         *stoppos = result[3] | (result[4] << 8) | (result[5] << 16);
227
228         /* Not really sure why this must be done, but according to spec. */
229         if ((--*stoppos & 0x1ff) == 0x1ff)
230                 stoppos -= 64;
231
232         if ((*--triggerpos & 0x1ff) == 0x1ff)
233                 triggerpos -= 64;
234
235         return 1;
236 }
237
238 static int sigma_read_dram(uint16_t startchunk, size_t numchunks,
239                            uint8_t *data, struct context *ctx)
240 {
241         size_t i;
242         uint8_t buf[4096];
243         int idx = 0;
244
245         /* Send the startchunk. Index start with 1. */
246         buf[0] = startchunk >> 8;
247         buf[1] = startchunk & 0xff;
248         sigma_write_register(WRITE_MEMROW, buf, 2, ctx);
249
250         /* Read the DRAM. */
251         buf[idx++] = REG_DRAM_BLOCK;
252         buf[idx++] = REG_DRAM_WAIT_ACK;
253
254         for (i = 0; i < numchunks; ++i) {
255                 /* Alternate bit to copy from DRAM to cache. */
256                 if (i != (numchunks - 1))
257                         buf[idx++] = REG_DRAM_BLOCK | (((i + 1) % 2) << 4);
258
259                 buf[idx++] = REG_DRAM_BLOCK_DATA | ((i % 2) << 4);
260
261                 if (i != (numchunks - 1))
262                         buf[idx++] = REG_DRAM_WAIT_ACK;
263         }
264
265         sigma_write(buf, idx, ctx);
266
267         return sigma_read(data, numchunks * CHUNK_SIZE, ctx);
268 }
269
270 /* Upload trigger look-up tables to Sigma. */
271 static int sigma_write_trigger_lut(struct triggerlut *lut, struct context *ctx)
272 {
273         int i;
274         uint8_t tmp[2];
275         uint16_t bit;
276
277         /* Transpose the table and send to Sigma. */
278         for (i = 0; i < 16; ++i) {
279                 bit = 1 << i;
280
281                 tmp[0] = tmp[1] = 0;
282
283                 if (lut->m2d[0] & bit)
284                         tmp[0] |= 0x01;
285                 if (lut->m2d[1] & bit)
286                         tmp[0] |= 0x02;
287                 if (lut->m2d[2] & bit)
288                         tmp[0] |= 0x04;
289                 if (lut->m2d[3] & bit)
290                         tmp[0] |= 0x08;
291
292                 if (lut->m3 & bit)
293                         tmp[0] |= 0x10;
294                 if (lut->m3s & bit)
295                         tmp[0] |= 0x20;
296                 if (lut->m4 & bit)
297                         tmp[0] |= 0x40;
298
299                 if (lut->m0d[0] & bit)
300                         tmp[1] |= 0x01;
301                 if (lut->m0d[1] & bit)
302                         tmp[1] |= 0x02;
303                 if (lut->m0d[2] & bit)
304                         tmp[1] |= 0x04;
305                 if (lut->m0d[3] & bit)
306                         tmp[1] |= 0x08;
307
308                 if (lut->m1d[0] & bit)
309                         tmp[1] |= 0x10;
310                 if (lut->m1d[1] & bit)
311                         tmp[1] |= 0x20;
312                 if (lut->m1d[2] & bit)
313                         tmp[1] |= 0x40;
314                 if (lut->m1d[3] & bit)
315                         tmp[1] |= 0x80;
316
317                 sigma_write_register(WRITE_TRIGGER_SELECT0, tmp, sizeof(tmp),
318                                      ctx);
319                 sigma_set_register(WRITE_TRIGGER_SELECT1, 0x30 | i, ctx);
320         }
321
322         /* Send the parameters */
323         sigma_write_register(WRITE_TRIGGER_SELECT0, (uint8_t *) &lut->params,
324                              sizeof(lut->params), ctx);
325
326         return SR_OK;
327 }
328
329 /* Generate the bitbang stream for programming the FPGA. */
330 static int bin2bitbang(const char *filename,
331                        unsigned char **buf, size_t *buf_size)
332 {
333         FILE *f;
334         unsigned long file_size;
335         unsigned long offset = 0;
336         unsigned char *p;
337         uint8_t *firmware;
338         unsigned long fwsize = 0;
339         const int buffer_size = 65536;
340         size_t i;
341         int c, bit, v;
342         uint32_t imm = 0x3f6df2ab;
343
344         f = g_fopen(filename, "rb");
345         if (!f) {
346                 sr_err("sigma: g_fopen(\"%s\", \"rb\")", filename);
347                 return SR_ERR;
348         }
349
350         if (-1 == fseek(f, 0, SEEK_END)) {
351                 sr_err("sigma: fseek on %s failed", filename);
352                 fclose(f);
353                 return SR_ERR;
354         }
355
356         file_size = ftell(f);
357
358         fseek(f, 0, SEEK_SET);
359
360         if (!(firmware = g_try_malloc(buffer_size))) {
361                 sr_err("sigma: %s: firmware malloc failed", __func__);
362                 fclose(f);
363                 return SR_ERR_MALLOC;
364         }
365
366         while ((c = getc(f)) != EOF) {
367                 imm = (imm + 0xa853753) % 177 + (imm * 0x8034052);
368                 firmware[fwsize++] = c ^ imm;
369         }
370         fclose(f);
371
372         if(fwsize != file_size) {
373             sr_err("sigma: %s: Error reading firmware", filename);
374             fclose(f);
375             g_free(firmware);
376             return SR_ERR;
377         }
378
379         *buf_size = fwsize * 2 * 8;
380
381         *buf = p = (unsigned char *)g_try_malloc(*buf_size);
382         if (!p) {
383                 sr_err("sigma: %s: buf/p malloc failed", __func__);
384                 g_free(firmware);
385                 return SR_ERR_MALLOC;
386         }
387
388         for (i = 0; i < fwsize; ++i) {
389                 for (bit = 7; bit >= 0; --bit) {
390                         v = firmware[i] & 1 << bit ? 0x40 : 0x00;
391                         p[offset++] = v | 0x01;
392                         p[offset++] = v;
393                 }
394         }
395
396         g_free(firmware);
397
398         if (offset != *buf_size) {
399                 g_free(*buf);
400                 sr_err("sigma: Error reading firmware %s "
401                        "offset=%ld, file_size=%ld, buf_size=%zd.",
402                        filename, offset, file_size, *buf_size);
403
404                 return SR_ERR;
405         }
406
407         return SR_OK;
408 }
409
410 static void clear_instances(void)
411 {
412         GSList *l;
413         struct sr_dev_inst *sdi;
414         struct context *ctx;
415
416         /* Properly close all devices. */
417         for (l = adi->instances; l; l = l->next) {
418                 if (!(sdi = l->data)) {
419                         /* Log error, but continue cleaning up the rest. */
420                         sr_err("sigma: %s: sdi was NULL, continuing", __func__);
421                         continue;
422                 }
423                 if (sdi->priv) {
424                         ctx = sdi->priv;
425                         ftdi_free(&ctx->ftdic);
426                         g_free(ctx);
427                 }
428                 sr_dev_inst_free(sdi);
429         }
430         g_slist_free(adi->instances);
431         adi->instances = NULL;
432
433 }
434
435 static int hw_init(void)
436 {
437
438         /* Nothing to do. */
439
440         return SR_OK;
441 }
442
443 static GSList *hw_scan(GSList *options)
444 {
445         struct sr_dev_inst *sdi;
446         struct context *ctx;
447         GSList *devices;
448         struct ftdi_device_list *devlist;
449         char serial_txt[10];
450         uint32_t serial;
451         int ret;
452
453         (void)options;
454         devices = NULL;
455         clear_instances();
456
457         if (!(ctx = g_try_malloc(sizeof(struct context)))) {
458                 sr_err("sigma: %s: ctx malloc failed", __func__);
459                 return NULL;
460         }
461
462         ftdi_init(&ctx->ftdic);
463
464         /* Look for SIGMAs. */
465
466         if ((ret = ftdi_usb_find_all(&ctx->ftdic, &devlist,
467             USB_VENDOR, USB_PRODUCT)) <= 0) {
468                 if (ret < 0)
469                         sr_err("ftdi_usb_find_all(): %d", ret);
470                 goto free;
471         }
472
473         /* Make sure it's a version 1 or 2 SIGMA. */
474         ftdi_usb_get_strings(&ctx->ftdic, devlist->dev, NULL, 0, NULL, 0,
475                              serial_txt, sizeof(serial_txt));
476         sscanf(serial_txt, "%x", &serial);
477
478         if (serial < 0xa6010000 || serial > 0xa602ffff) {
479                 sr_err("sigma: Only SIGMA and SIGMA2 are supported "
480                        "in this version of sigrok.");
481                 goto free;
482         }
483
484         sr_info("Found ASIX SIGMA - Serial: %s", serial_txt);
485
486         ctx->cur_samplerate = 0;
487         ctx->period_ps = 0;
488         ctx->limit_msec = 0;
489         ctx->cur_firmware = -1;
490         ctx->num_probes = 0;
491         ctx->samples_per_event = 0;
492         ctx->capture_ratio = 50;
493         ctx->use_triggers = 0;
494
495         /* Register SIGMA device. */
496         if (!(sdi = sr_dev_inst_new(0, SR_ST_INITIALIZING, USB_VENDOR_NAME,
497                                     USB_MODEL_NAME, USB_MODEL_VERSION))) {
498                 sr_err("sigma: %s: sdi was NULL", __func__);
499                 goto free;
500         }
501         sdi->driver = adi;
502         devices = g_slist_append(devices, sdi);
503         adi->instances = g_slist_append(adi->instances, sdi);
504         sdi->priv = ctx;
505
506         /* We will open the device again when we need it. */
507         ftdi_list_free(&devlist);
508
509         return devices;
510
511 free:
512         ftdi_deinit(&ctx->ftdic);
513         g_free(ctx);
514         return NULL;
515 }
516
517 static int upload_firmware(int firmware_idx, struct context *ctx)
518 {
519         int ret;
520         unsigned char *buf;
521         unsigned char pins;
522         size_t buf_size;
523         unsigned char result[32];
524         char firmware_path[128];
525
526         /* Make sure it's an ASIX SIGMA. */
527         if ((ret = ftdi_usb_open_desc(&ctx->ftdic,
528                 USB_VENDOR, USB_PRODUCT, USB_DESCRIPTION, NULL)) < 0) {
529                 sr_err("sigma: ftdi_usb_open failed: %s",
530                        ftdi_get_error_string(&ctx->ftdic));
531                 return 0;
532         }
533
534         if ((ret = ftdi_set_bitmode(&ctx->ftdic, 0xdf, BITMODE_BITBANG)) < 0) {
535                 sr_err("sigma: ftdi_set_bitmode failed: %s",
536                        ftdi_get_error_string(&ctx->ftdic));
537                 return 0;
538         }
539
540         /* Four times the speed of sigmalogan - Works well. */
541         if ((ret = ftdi_set_baudrate(&ctx->ftdic, 750000)) < 0) {
542                 sr_err("sigma: ftdi_set_baudrate failed: %s",
543                        ftdi_get_error_string(&ctx->ftdic));
544                 return 0;
545         }
546
547         /* Force the FPGA to reboot. */
548         sigma_write(suicide, sizeof(suicide), ctx);
549         sigma_write(suicide, sizeof(suicide), ctx);
550         sigma_write(suicide, sizeof(suicide), ctx);
551         sigma_write(suicide, sizeof(suicide), ctx);
552
553         /* Prepare to upload firmware (FPGA specific). */
554         sigma_write(init, sizeof(init), ctx);
555
556         ftdi_usb_purge_buffers(&ctx->ftdic);
557
558         /* Wait until the FPGA asserts INIT_B. */
559         while (1) {
560                 ret = sigma_read(result, 1, ctx);
561                 if (result[0] & 0x20)
562                         break;
563         }
564
565         /* Prepare firmware. */
566         snprintf(firmware_path, sizeof(firmware_path), "%s/%s", FIRMWARE_DIR,
567                  firmware_files[firmware_idx]);
568
569         if ((ret = bin2bitbang(firmware_path, &buf, &buf_size)) != SR_OK) {
570                 sr_err("sigma: An error occured while reading the firmware: %s",
571                        firmware_path);
572                 return ret;
573         }
574
575         /* Upload firmare. */
576         sr_info("sigma: Uploading firmware %s", firmware_files[firmware_idx]);
577         sigma_write(buf, buf_size, ctx);
578
579         g_free(buf);
580
581         if ((ret = ftdi_set_bitmode(&ctx->ftdic, 0x00, BITMODE_RESET)) < 0) {
582                 sr_err("sigma: ftdi_set_bitmode failed: %s",
583                        ftdi_get_error_string(&ctx->ftdic));
584                 return SR_ERR;
585         }
586
587         ftdi_usb_purge_buffers(&ctx->ftdic);
588
589         /* Discard garbage. */
590         while (1 == sigma_read(&pins, 1, ctx))
591                 ;
592
593         /* Initialize the logic analyzer mode. */
594         sigma_write(logic_mode_start, sizeof(logic_mode_start), ctx);
595
596         /* Expect a 3 byte reply. */
597         ret = sigma_read(result, 3, ctx);
598         if (ret != 3 ||
599             result[0] != 0xa6 || result[1] != 0x55 || result[2] != 0xaa) {
600                 sr_err("sigma: Configuration failed. Invalid reply received.");
601                 return SR_ERR;
602         }
603
604         ctx->cur_firmware = firmware_idx;
605
606         sr_info("sigma: Firmware uploaded");
607
608         return SR_OK;
609 }
610
611 static int hw_dev_open(struct sr_dev_inst *sdi)
612 {
613         struct context *ctx;
614         int ret;
615
616         ctx = sdi->priv;
617
618         /* Make sure it's an ASIX SIGMA. */
619         if ((ret = ftdi_usb_open_desc(&ctx->ftdic,
620                 USB_VENDOR, USB_PRODUCT, USB_DESCRIPTION, NULL)) < 0) {
621
622                 sr_err("sigma: ftdi_usb_open failed: %s",
623                        ftdi_get_error_string(&ctx->ftdic));
624
625                 return 0;
626         }
627
628         sdi->status = SR_ST_ACTIVE;
629
630         return SR_OK;
631 }
632
633 static int set_samplerate(const struct sr_dev_inst *sdi, uint64_t samplerate)
634 {
635         int i, ret;
636         struct context *ctx = sdi->priv;
637
638         for (i = 0; supported_samplerates[i]; i++) {
639                 if (supported_samplerates[i] == samplerate)
640                         break;
641         }
642         if (supported_samplerates[i] == 0)
643                 return SR_ERR_SAMPLERATE;
644
645         if (samplerate <= SR_MHZ(50)) {
646                 ret = upload_firmware(0, ctx);
647                 ctx->num_probes = 16;
648         }
649         if (samplerate == SR_MHZ(100)) {
650                 ret = upload_firmware(1, ctx);
651                 ctx->num_probes = 8;
652         }
653         else if (samplerate == SR_MHZ(200)) {
654                 ret = upload_firmware(2, ctx);
655                 ctx->num_probes = 4;
656         }
657
658         ctx->cur_samplerate = samplerate;
659         ctx->period_ps = 1000000000000 / samplerate;
660         ctx->samples_per_event = 16 / ctx->num_probes;
661         ctx->state.state = SIGMA_IDLE;
662
663         return ret;
664 }
665
666 /*
667  * In 100 and 200 MHz mode, only a single pin rising/falling can be
668  * set as trigger. In other modes, two rising/falling triggers can be set,
669  * in addition to value/mask trigger for any number of probes.
670  *
671  * The Sigma supports complex triggers using boolean expressions, but this
672  * has not been implemented yet.
673  */
674 static int configure_probes(const struct sr_dev_inst *sdi, const GSList *probes)
675 {
676         struct context *ctx = sdi->priv;
677         const struct sr_probe *probe;
678         const GSList *l;
679         int trigger_set = 0;
680         int probebit;
681
682         memset(&ctx->trigger, 0, sizeof(struct sigma_trigger));
683
684         for (l = probes; l; l = l->next) {
685                 probe = (struct sr_probe *)l->data;
686                 probebit = 1 << (probe->index - 1);
687
688                 if (!probe->enabled || !probe->trigger)
689                         continue;
690
691                 if (ctx->cur_samplerate >= SR_MHZ(100)) {
692                         /* Fast trigger support. */
693                         if (trigger_set) {
694                                 sr_err("sigma: ASIX SIGMA only supports a single "
695                                        "pin trigger in 100 and 200MHz mode.");
696                                 return SR_ERR;
697                         }
698                         if (probe->trigger[0] == 'f')
699                                 ctx->trigger.fallingmask |= probebit;
700                         else if (probe->trigger[0] == 'r')
701                                 ctx->trigger.risingmask |= probebit;
702                         else {
703                                 sr_err("sigma: ASIX SIGMA only supports "
704                                        "rising/falling trigger in 100 "
705                                        "and 200MHz mode.");
706                                 return SR_ERR;
707                         }
708
709                         ++trigger_set;
710                 } else {
711                         /* Simple trigger support (event). */
712                         if (probe->trigger[0] == '1') {
713                                 ctx->trigger.simplevalue |= probebit;
714                                 ctx->trigger.simplemask |= probebit;
715                         }
716                         else if (probe->trigger[0] == '0') {
717                                 ctx->trigger.simplevalue &= ~probebit;
718                                 ctx->trigger.simplemask |= probebit;
719                         }
720                         else if (probe->trigger[0] == 'f') {
721                                 ctx->trigger.fallingmask |= probebit;
722                                 ++trigger_set;
723                         }
724                         else if (probe->trigger[0] == 'r') {
725                                 ctx->trigger.risingmask |= probebit;
726                                 ++trigger_set;
727                         }
728
729                         /*
730                          * Actually, Sigma supports 2 rising/falling triggers,
731                          * but they are ORed and the current trigger syntax
732                          * does not permit ORed triggers.
733                          */
734                         if (trigger_set > 1) {
735                                 sr_err("sigma: ASIX SIGMA only supports 1 "
736                                        "rising/falling triggers.");
737                                 return SR_ERR;
738                         }
739                 }
740
741                 if (trigger_set)
742                         ctx->use_triggers = 1;
743         }
744
745         return SR_OK;
746 }
747
748 static int hw_dev_close(struct sr_dev_inst *sdi)
749 {
750         struct context *ctx;
751
752         if (!(ctx = sdi->priv)) {
753                 sr_err("sigma: %s: sdi->priv was NULL", __func__);
754                 return SR_ERR_BUG;
755         }
756
757         /* TODO */
758         if (sdi->status == SR_ST_ACTIVE)
759                 ftdi_usb_close(&ctx->ftdic);
760
761         sdi->status = SR_ST_INACTIVE;
762
763         return SR_OK;
764 }
765
766 static int hw_cleanup(void)
767 {
768
769         clear_instances();
770
771         return SR_OK;
772 }
773
774 static int hw_info_get(int info_id, const void **data,
775        const struct sr_dev_inst *sdi)
776 {
777         struct context *ctx;
778
779         switch (info_id) {
780         case SR_DI_INST:
781                 *data = sdi;
782                 break;
783         case SR_DI_HWCAPS:
784                 *data = hwcaps;
785                 break;
786         case SR_DI_NUM_PROBES:
787                 *data = GINT_TO_POINTER(NUM_PROBES);
788                 break;
789         case SR_DI_PROBE_NAMES:
790                 *data = probe_names;
791                 break;
792         case SR_DI_SAMPLERATES:
793                 *data = &samplerates;
794                 break;
795         case SR_DI_TRIGGER_TYPES:
796                 *data = (char *)TRIGGER_TYPES;
797                 break;
798         case SR_DI_CUR_SAMPLERATE:
799                 if (sdi) {
800                         ctx = sdi->priv;
801                         *data = &ctx->cur_samplerate;
802                 } else
803                         return SR_ERR;
804                 break;
805         default:
806                 return SR_ERR_ARG;
807         }
808
809         return SR_OK;
810 }
811
812 static int hw_dev_status_get(int dev_index)
813 {
814         struct sr_dev_inst *sdi;
815
816         sdi = sr_dev_inst_get(adi->instances, dev_index);
817         if (sdi)
818                 return sdi->status;
819         else
820                 return SR_ST_NOT_FOUND;
821 }
822
823 static int hw_dev_config_set(const struct sr_dev_inst *sdi, int hwcap,
824                 const void *value)
825 {
826         struct context *ctx;
827         int ret;
828
829         ctx = sdi->priv;
830
831         if (hwcap == SR_HWCAP_SAMPLERATE) {
832                 ret = set_samplerate(sdi, *(const uint64_t *)value);
833         } else if (hwcap == SR_HWCAP_PROBECONFIG) {
834                 ret = configure_probes(sdi, value);
835         } else if (hwcap == SR_HWCAP_LIMIT_MSEC) {
836                 ctx->limit_msec = *(const uint64_t *)value;
837                 if (ctx->limit_msec > 0)
838                         ret = SR_OK;
839                 else
840                         ret = SR_ERR;
841         } else if (hwcap == SR_HWCAP_CAPTURE_RATIO) {
842                 ctx->capture_ratio = *(const uint64_t *)value;
843                 if (ctx->capture_ratio < 0 || ctx->capture_ratio > 100)
844                         ret = SR_ERR;
845                 else
846                         ret = SR_OK;
847         } else {
848                 ret = SR_ERR;
849         }
850
851         return ret;
852 }
853
854 /* Software trigger to determine exact trigger position. */
855 static int get_trigger_offset(uint16_t *samples, uint16_t last_sample,
856                               struct sigma_trigger *t)
857 {
858         int i;
859
860         for (i = 0; i < 8; ++i) {
861                 if (i > 0)
862                         last_sample = samples[i-1];
863
864                 /* Simple triggers. */
865                 if ((samples[i] & t->simplemask) != t->simplevalue)
866                         continue;
867
868                 /* Rising edge. */
869                 if ((last_sample & t->risingmask) != 0 || (samples[i] &
870                     t->risingmask) != t->risingmask)
871                         continue;
872
873                 /* Falling edge. */
874                 if ((last_sample & t->fallingmask) != t->fallingmask ||
875                     (samples[i] & t->fallingmask) != 0)
876                         continue;
877
878                 break;
879         }
880
881         /* If we did not match, return original trigger pos. */
882         return i & 0x7;
883 }
884
885 /*
886  * Decode chunk of 1024 bytes, 64 clusters, 7 events per cluster.
887  * Each event is 20ns apart, and can contain multiple samples.
888  *
889  * For 200 MHz, events contain 4 samples for each channel, spread 5 ns apart.
890  * For 100 MHz, events contain 2 samples for each channel, spread 10 ns apart.
891  * For 50 MHz and below, events contain one sample for each channel,
892  * spread 20 ns apart.
893  */
894 static int decode_chunk_ts(uint8_t *buf, uint16_t *lastts,
895                            uint16_t *lastsample, int triggerpos,
896                            uint16_t limit_chunk, void *cb_data)
897 {
898         struct sr_dev_inst *sdi = cb_data;
899         struct context *ctx = sdi->priv;
900         uint16_t tsdiff, ts;
901         uint16_t samples[65536 * ctx->samples_per_event];
902         struct sr_datafeed_packet packet;
903         struct sr_datafeed_logic logic;
904         int i, j, k, l, numpad, tosend;
905         size_t n = 0, sent = 0;
906         int clustersize = EVENTS_PER_CLUSTER * ctx->samples_per_event;
907         uint16_t *event;
908         uint16_t cur_sample;
909         int triggerts = -1;
910
911         /* Check if trigger is in this chunk. */
912         if (triggerpos != -1) {
913                 if (ctx->cur_samplerate <= SR_MHZ(50))
914                         triggerpos -= EVENTS_PER_CLUSTER - 1;
915
916                 if (triggerpos < 0)
917                         triggerpos = 0;
918
919                 /* Find in which cluster the trigger occured. */
920                 triggerts = triggerpos / 7;
921         }
922
923         /* For each ts. */
924         for (i = 0; i < 64; ++i) {
925                 ts = *(uint16_t *) &buf[i * 16];
926                 tsdiff = ts - *lastts;
927                 *lastts = ts;
928
929                 /* Decode partial chunk. */
930                 if (limit_chunk && ts > limit_chunk)
931                         return SR_OK;
932
933                 /* Pad last sample up to current point. */
934                 numpad = tsdiff * ctx->samples_per_event - clustersize;
935                 if (numpad > 0) {
936                         for (j = 0; j < numpad; ++j)
937                                 samples[j] = *lastsample;
938
939                         n = numpad;
940                 }
941
942                 /* Send samples between previous and this timestamp to sigrok. */
943                 sent = 0;
944                 while (sent < n) {
945                         tosend = MIN(2048, n - sent);
946
947                         packet.type = SR_DF_LOGIC;
948                         packet.payload = &logic;
949                         logic.length = tosend * sizeof(uint16_t);
950                         logic.unitsize = 2;
951                         logic.data = samples + sent;
952                         sr_session_send(ctx->session_dev_id, &packet);
953
954                         sent += tosend;
955                 }
956                 n = 0;
957
958                 event = (uint16_t *) &buf[i * 16 + 2];
959                 cur_sample = 0;
960
961                 /* For each event in cluster. */
962                 for (j = 0; j < 7; ++j) {
963
964                         /* For each sample in event. */
965                         for (k = 0; k < ctx->samples_per_event; ++k) {
966                                 cur_sample = 0;
967
968                                 /* For each probe. */
969                                 for (l = 0; l < ctx->num_probes; ++l)
970                                         cur_sample |= (!!(event[j] & (1 << (l *
971                                            ctx->samples_per_event + k)))) << l;
972
973                                 samples[n++] = cur_sample;
974                         }
975                 }
976
977                 /* Send data up to trigger point (if triggered). */
978                 sent = 0;
979                 if (i == triggerts) {
980                         /*
981                          * Trigger is not always accurate to sample because of
982                          * pipeline delay. However, it always triggers before
983                          * the actual event. We therefore look at the next
984                          * samples to pinpoint the exact position of the trigger.
985                          */
986                         tosend = get_trigger_offset(samples, *lastsample,
987                                                     &ctx->trigger);
988
989                         if (tosend > 0) {
990                                 packet.type = SR_DF_LOGIC;
991                                 packet.payload = &logic;
992                                 logic.length = tosend * sizeof(uint16_t);
993                                 logic.unitsize = 2;
994                                 logic.data = samples;
995                                 sr_session_send(ctx->session_dev_id, &packet);
996
997                                 sent += tosend;
998                         }
999
1000                         /* Only send trigger if explicitly enabled. */
1001                         if (ctx->use_triggers) {
1002                                 packet.type = SR_DF_TRIGGER;
1003                                 sr_session_send(ctx->session_dev_id, &packet);
1004                         }
1005                 }
1006
1007                 /* Send rest of the chunk to sigrok. */
1008                 tosend = n - sent;
1009
1010                 if (tosend > 0) {
1011                         packet.type = SR_DF_LOGIC;
1012                         packet.payload = &logic;
1013                         logic.length = tosend * sizeof(uint16_t);
1014                         logic.unitsize = 2;
1015                         logic.data = samples + sent;
1016                         sr_session_send(ctx->session_dev_id, &packet);
1017                 }
1018
1019                 *lastsample = samples[n - 1];
1020         }
1021
1022         return SR_OK;
1023 }
1024
1025 static int receive_data(int fd, int revents, void *cb_data)
1026 {
1027         struct sr_dev_inst *sdi = cb_data;
1028         struct context *ctx = sdi->priv;
1029         struct sr_datafeed_packet packet;
1030         const int chunks_per_read = 32;
1031         unsigned char buf[chunks_per_read * CHUNK_SIZE];
1032         int bufsz, numchunks, i, newchunks;
1033         uint64_t running_msec;
1034         struct timeval tv;
1035
1036         /* Avoid compiler warnings. */
1037         (void)fd;
1038         (void)revents;
1039
1040         /* Get the current position. */
1041         sigma_read_pos(&ctx->state.stoppos, &ctx->state.triggerpos, ctx);
1042
1043         numchunks = (ctx->state.stoppos + 511) / 512;
1044
1045         if (ctx->state.state == SIGMA_IDLE)
1046                 return TRUE;
1047
1048         if (ctx->state.state == SIGMA_CAPTURE) {
1049                 /* Check if the timer has expired, or memory is full. */
1050                 gettimeofday(&tv, 0);
1051                 running_msec = (tv.tv_sec - ctx->start_tv.tv_sec) * 1000 +
1052                         (tv.tv_usec - ctx->start_tv.tv_usec) / 1000;
1053
1054                 if (running_msec < ctx->limit_msec && numchunks < 32767)
1055                         return TRUE; /* While capturing... */
1056                 else
1057                         hw_dev_acquisition_stop(sdi, sdi);
1058
1059         } else if (ctx->state.state == SIGMA_DOWNLOAD) {
1060                 if (ctx->state.chunks_downloaded >= numchunks) {
1061                         /* End of samples. */
1062                         packet.type = SR_DF_END;
1063                         sr_session_send(ctx->session_dev_id, &packet);
1064
1065                         ctx->state.state = SIGMA_IDLE;
1066
1067                         return TRUE;
1068                 }
1069
1070                 newchunks = MIN(chunks_per_read,
1071                                 numchunks - ctx->state.chunks_downloaded);
1072
1073                 sr_info("sigma: Downloading sample data: %.0f %%",
1074                         100.0 * ctx->state.chunks_downloaded / numchunks);
1075
1076                 bufsz = sigma_read_dram(ctx->state.chunks_downloaded,
1077                                         newchunks, buf, ctx);
1078                 /* TODO: Check bufsz. For now, just avoid compiler warnings. */
1079                 (void)bufsz;
1080
1081                 /* Find first ts. */
1082                 if (ctx->state.chunks_downloaded == 0) {
1083                         ctx->state.lastts = *(uint16_t *) buf - 1;
1084                         ctx->state.lastsample = 0;
1085                 }
1086
1087                 /* Decode chunks and send them to sigrok. */
1088                 for (i = 0; i < newchunks; ++i) {
1089                         int limit_chunk = 0;
1090
1091                         /* The last chunk may potentially be only in part. */
1092                         if (ctx->state.chunks_downloaded == numchunks - 1) {
1093                                 /* Find the last valid timestamp */
1094                                 limit_chunk = ctx->state.stoppos % 512 + ctx->state.lastts;
1095                         }
1096
1097                         if (ctx->state.chunks_downloaded + i == ctx->state.triggerchunk)
1098                                 decode_chunk_ts(buf + (i * CHUNK_SIZE),
1099                                                 &ctx->state.lastts,
1100                                                 &ctx->state.lastsample,
1101                                                 ctx->state.triggerpos & 0x1ff,
1102                                                 limit_chunk, sdi);
1103                         else
1104                                 decode_chunk_ts(buf + (i * CHUNK_SIZE),
1105                                                 &ctx->state.lastts,
1106                                                 &ctx->state.lastsample,
1107                                                 -1, limit_chunk, sdi);
1108
1109                         ++ctx->state.chunks_downloaded;
1110                 }
1111         }
1112
1113         return TRUE;
1114 }
1115
1116 /* Build a LUT entry used by the trigger functions. */
1117 static void build_lut_entry(uint16_t value, uint16_t mask, uint16_t *entry)
1118 {
1119         int i, j, k, bit;
1120
1121         /* For each quad probe. */
1122         for (i = 0; i < 4; ++i) {
1123                 entry[i] = 0xffff;
1124
1125                 /* For each bit in LUT. */
1126                 for (j = 0; j < 16; ++j)
1127
1128                         /* For each probe in quad. */
1129                         for (k = 0; k < 4; ++k) {
1130                                 bit = 1 << (i * 4 + k);
1131
1132                                 /* Set bit in entry */
1133                                 if ((mask & bit) &&
1134                                     ((!(value & bit)) !=
1135                                     (!(j & (1 << k)))))
1136                                         entry[i] &= ~(1 << j);
1137                         }
1138         }
1139 }
1140
1141 /* Add a logical function to LUT mask. */
1142 static void add_trigger_function(enum triggerop oper, enum triggerfunc func,
1143                                  int index, int neg, uint16_t *mask)
1144 {
1145         int i, j;
1146         int x[2][2], tmp, a, b, aset, bset, rset;
1147
1148         memset(x, 0, 4 * sizeof(int));
1149
1150         /* Trigger detect condition. */
1151         switch (oper) {
1152         case OP_LEVEL:
1153                 x[0][1] = 1;
1154                 x[1][1] = 1;
1155                 break;
1156         case OP_NOT:
1157                 x[0][0] = 1;
1158                 x[1][0] = 1;
1159                 break;
1160         case OP_RISE:
1161                 x[0][1] = 1;
1162                 break;
1163         case OP_FALL:
1164                 x[1][0] = 1;
1165                 break;
1166         case OP_RISEFALL:
1167                 x[0][1] = 1;
1168                 x[1][0] = 1;
1169                 break;
1170         case OP_NOTRISE:
1171                 x[1][1] = 1;
1172                 x[0][0] = 1;
1173                 x[1][0] = 1;
1174                 break;
1175         case OP_NOTFALL:
1176                 x[1][1] = 1;
1177                 x[0][0] = 1;
1178                 x[0][1] = 1;
1179                 break;
1180         case OP_NOTRISEFALL:
1181                 x[1][1] = 1;
1182                 x[0][0] = 1;
1183                 break;
1184         }
1185
1186         /* Transpose if neg is set. */
1187         if (neg) {
1188                 for (i = 0; i < 2; ++i) {
1189                         for (j = 0; j < 2; ++j) {
1190                                 tmp = x[i][j];
1191                                 x[i][j] = x[1-i][1-j];
1192                                 x[1-i][1-j] = tmp;
1193                         }
1194                 }
1195         }
1196
1197         /* Update mask with function. */
1198         for (i = 0; i < 16; ++i) {
1199                 a = (i >> (2 * index + 0)) & 1;
1200                 b = (i >> (2 * index + 1)) & 1;
1201
1202                 aset = (*mask >> i) & 1;
1203                 bset = x[b][a];
1204
1205                 if (func == FUNC_AND || func == FUNC_NAND)
1206                         rset = aset & bset;
1207                 else if (func == FUNC_OR || func == FUNC_NOR)
1208                         rset = aset | bset;
1209                 else if (func == FUNC_XOR || func == FUNC_NXOR)
1210                         rset = aset ^ bset;
1211
1212                 if (func == FUNC_NAND || func == FUNC_NOR || func == FUNC_NXOR)
1213                         rset = !rset;
1214
1215                 *mask &= ~(1 << i);
1216
1217                 if (rset)
1218                         *mask |= 1 << i;
1219         }
1220 }
1221
1222 /*
1223  * Build trigger LUTs used by 50 MHz and lower sample rates for supporting
1224  * simple pin change and state triggers. Only two transitions (rise/fall) can be
1225  * set at any time, but a full mask and value can be set (0/1).
1226  */
1227 static int build_basic_trigger(struct triggerlut *lut, struct context *ctx)
1228 {
1229         int i,j;
1230         uint16_t masks[2] = { 0, 0 };
1231
1232         memset(lut, 0, sizeof(struct triggerlut));
1233
1234         /* Contant for simple triggers. */
1235         lut->m4 = 0xa000;
1236
1237         /* Value/mask trigger support. */
1238         build_lut_entry(ctx->trigger.simplevalue, ctx->trigger.simplemask,
1239                         lut->m2d);
1240
1241         /* Rise/fall trigger support. */
1242         for (i = 0, j = 0; i < 16; ++i) {
1243                 if (ctx->trigger.risingmask & (1 << i) ||
1244                     ctx->trigger.fallingmask & (1 << i))
1245                         masks[j++] = 1 << i;
1246         }
1247
1248         build_lut_entry(masks[0], masks[0], lut->m0d);
1249         build_lut_entry(masks[1], masks[1], lut->m1d);
1250
1251         /* Add glue logic */
1252         if (masks[0] || masks[1]) {
1253                 /* Transition trigger. */
1254                 if (masks[0] & ctx->trigger.risingmask)
1255                         add_trigger_function(OP_RISE, FUNC_OR, 0, 0, &lut->m3);
1256                 if (masks[0] & ctx->trigger.fallingmask)
1257                         add_trigger_function(OP_FALL, FUNC_OR, 0, 0, &lut->m3);
1258                 if (masks[1] & ctx->trigger.risingmask)
1259                         add_trigger_function(OP_RISE, FUNC_OR, 1, 0, &lut->m3);
1260                 if (masks[1] & ctx->trigger.fallingmask)
1261                         add_trigger_function(OP_FALL, FUNC_OR, 1, 0, &lut->m3);
1262         } else {
1263                 /* Only value/mask trigger. */
1264                 lut->m3 = 0xffff;
1265         }
1266
1267         /* Triggertype: event. */
1268         lut->params.selres = 3;
1269
1270         return SR_OK;
1271 }
1272
1273 static int hw_dev_acquisition_start(const struct sr_dev_inst *sdi,
1274                 void *cb_data)
1275 {
1276         struct context *ctx;
1277         struct sr_datafeed_packet *packet;
1278         struct sr_datafeed_header *header;
1279         struct sr_datafeed_meta_logic meta;
1280         struct clockselect_50 clockselect;
1281         int frac, triggerpin, ret;
1282         uint8_t triggerselect;
1283         struct triggerinout triggerinout_conf;
1284         struct triggerlut lut;
1285
1286         ctx = sdi->priv;
1287
1288         /* If the samplerate has not been set, default to 200 kHz. */
1289         if (ctx->cur_firmware == -1) {
1290                 if ((ret = set_samplerate(sdi, SR_KHZ(200))) != SR_OK)
1291                         return ret;
1292         }
1293
1294         /* Enter trigger programming mode. */
1295         sigma_set_register(WRITE_TRIGGER_SELECT1, 0x20, ctx);
1296
1297         /* 100 and 200 MHz mode. */
1298         if (ctx->cur_samplerate >= SR_MHZ(100)) {
1299                 sigma_set_register(WRITE_TRIGGER_SELECT1, 0x81, ctx);
1300
1301                 /* Find which pin to trigger on from mask. */
1302                 for (triggerpin = 0; triggerpin < 8; ++triggerpin)
1303                         if ((ctx->trigger.risingmask | ctx->trigger.fallingmask) &
1304                             (1 << triggerpin))
1305                                 break;
1306
1307                 /* Set trigger pin and light LED on trigger. */
1308                 triggerselect = (1 << LEDSEL1) | (triggerpin & 0x7);
1309
1310                 /* Default rising edge. */
1311                 if (ctx->trigger.fallingmask)
1312                         triggerselect |= 1 << 3;
1313
1314         /* All other modes. */
1315         } else if (ctx->cur_samplerate <= SR_MHZ(50)) {
1316                 build_basic_trigger(&lut, ctx);
1317
1318                 sigma_write_trigger_lut(&lut, ctx);
1319
1320                 triggerselect = (1 << LEDSEL1) | (1 << LEDSEL0);
1321         }
1322
1323         /* Setup trigger in and out pins to default values. */
1324         memset(&triggerinout_conf, 0, sizeof(struct triggerinout));
1325         triggerinout_conf.trgout_bytrigger = 1;
1326         triggerinout_conf.trgout_enable = 1;
1327
1328         sigma_write_register(WRITE_TRIGGER_OPTION,
1329                              (uint8_t *) &triggerinout_conf,
1330                              sizeof(struct triggerinout), ctx);
1331
1332         /* Go back to normal mode. */
1333         sigma_set_register(WRITE_TRIGGER_SELECT1, triggerselect, ctx);
1334
1335         /* Set clock select register. */
1336         if (ctx->cur_samplerate == SR_MHZ(200))
1337                 /* Enable 4 probes. */
1338                 sigma_set_register(WRITE_CLOCK_SELECT, 0xf0, ctx);
1339         else if (ctx->cur_samplerate == SR_MHZ(100))
1340                 /* Enable 8 probes. */
1341                 sigma_set_register(WRITE_CLOCK_SELECT, 0x00, ctx);
1342         else {
1343                 /*
1344                  * 50 MHz mode (or fraction thereof). Any fraction down to
1345                  * 50 MHz / 256 can be used, but is not supported by sigrok API.
1346                  */
1347                 frac = SR_MHZ(50) / ctx->cur_samplerate - 1;
1348
1349                 clockselect.async = 0;
1350                 clockselect.fraction = frac;
1351                 clockselect.disabled_probes = 0;
1352
1353                 sigma_write_register(WRITE_CLOCK_SELECT,
1354                                      (uint8_t *) &clockselect,
1355                                      sizeof(clockselect), ctx);
1356         }
1357
1358         /* Setup maximum post trigger time. */
1359         sigma_set_register(WRITE_POST_TRIGGER,
1360                            (ctx->capture_ratio * 255) / 100, ctx);
1361
1362         /* Start acqusition. */
1363         gettimeofday(&ctx->start_tv, 0);
1364         sigma_set_register(WRITE_MODE, 0x0d, ctx);
1365
1366         ctx->session_dev_id = cb_data;
1367
1368         if (!(packet = g_try_malloc(sizeof(struct sr_datafeed_packet)))) {
1369                 sr_err("sigma: %s: packet malloc failed.", __func__);
1370                 return SR_ERR_MALLOC;
1371         }
1372
1373         if (!(header = g_try_malloc(sizeof(struct sr_datafeed_header)))) {
1374                 sr_err("sigma: %s: header malloc failed.", __func__);
1375                 return SR_ERR_MALLOC;
1376         }
1377
1378         /* Send header packet to the session bus. */
1379         packet->type = SR_DF_HEADER;
1380         packet->payload = header;
1381         header->feed_version = 1;
1382         gettimeofday(&header->starttime, NULL);
1383         sr_session_send(ctx->session_dev_id, packet);
1384
1385         /* Send metadata about the SR_DF_LOGIC packets to come. */
1386         packet->type = SR_DF_META_LOGIC;
1387         packet->payload = &meta;
1388         meta.samplerate = ctx->cur_samplerate;
1389         meta.num_probes = ctx->num_probes;
1390         sr_session_send(ctx->session_dev_id, packet);
1391
1392         /* Add capture source. */
1393         sr_source_add(0, G_IO_IN, 10, receive_data, (void *)sdi);
1394
1395         g_free(header);
1396         g_free(packet);
1397
1398         ctx->state.state = SIGMA_CAPTURE;
1399
1400         return SR_OK;
1401 }
1402
1403 static int hw_dev_acquisition_stop(const struct sr_dev_inst *sdi,
1404                 void *cb_data)
1405 {
1406         struct context *ctx;
1407         uint8_t modestatus;
1408
1409         /* Avoid compiler warnings. */
1410         (void)cb_data;
1411
1412         if (!(ctx = sdi->priv)) {
1413                 sr_err("sigma: %s: sdi->priv was NULL", __func__);
1414                 return SR_ERR_BUG;
1415         }
1416
1417         /* Stop acquisition. */
1418         sigma_set_register(WRITE_MODE, 0x11, ctx);
1419
1420         /* Set SDRAM Read Enable. */
1421         sigma_set_register(WRITE_MODE, 0x02, ctx);
1422
1423         /* Get the current position. */
1424         sigma_read_pos(&ctx->state.stoppos, &ctx->state.triggerpos, ctx);
1425
1426         /* Check if trigger has fired. */
1427         modestatus = sigma_get_register(READ_MODE, ctx);
1428         if (modestatus & 0x20)
1429                 ctx->state.triggerchunk = ctx->state.triggerpos / 512;
1430         else
1431                 ctx->state.triggerchunk = -1;
1432
1433         ctx->state.chunks_downloaded = 0;
1434
1435         ctx->state.state = SIGMA_DOWNLOAD;
1436
1437         return SR_OK;
1438 }
1439
1440 SR_PRIV struct sr_dev_driver asix_sigma_driver_info = {
1441         .name = "asix-sigma",
1442         .longname = "ASIX SIGMA/SIGMA2",
1443         .api_version = 1,
1444         .init = hw_init,
1445         .cleanup = hw_cleanup,
1446         .scan = hw_scan,
1447         .dev_open = hw_dev_open,
1448         .dev_close = hw_dev_close,
1449         .info_get = hw_info_get,
1450         .dev_status_get = hw_dev_status_get,
1451         .dev_config_set = hw_dev_config_set,
1452         .dev_acquisition_start = hw_dev_acquisition_start,
1453         .dev_acquisition_stop = hw_dev_acquisition_stop,
1454         .instances = NULL,
1455 };