]> sigrok.org Git - libsigrok.git/blob - hardware/asix-sigma/asix-sigma.c
52224271d32a689d6c1934d0eaa3cf827d711a9e
[libsigrok.git] / hardware / asix-sigma / asix-sigma.c
1 /*
2  * This file is part of the libsigrok project.
3  *
4  * Copyright (C) 2010-2012 Håvard Espeland <gus@ping.uio.no>,
5  * Copyright (C) 2010 Martin Stensgård <mastensg@ping.uio.no>
6  * Copyright (C) 2010 Carl Henrik Lunde <chlunde@ping.uio.no>
7  *
8  * This program is free software: you can redistribute it and/or modify
9  * it under the terms of the GNU General Public License as published by
10  * the Free Software Foundation, either version 3 of the License, or
11  * (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program.  If not, see <http://www.gnu.org/licenses/>.
20  */
21
22 /*
23  * ASIX SIGMA/SIGMA2 logic analyzer driver
24  */
25
26 #include <glib.h>
27 #include <glib/gstdio.h>
28 #include <ftdi.h>
29 #include <string.h>
30 #include "libsigrok.h"
31 #include "libsigrok-internal.h"
32 #include "asix-sigma.h"
33
34 #define USB_VENDOR                      0xa600
35 #define USB_PRODUCT                     0xa000
36 #define USB_DESCRIPTION                 "ASIX SIGMA"
37 #define USB_VENDOR_NAME                 "ASIX"
38 #define USB_MODEL_NAME                  "SIGMA"
39 #define USB_MODEL_VERSION               ""
40 #define TRIGGER_TYPE                    "rf10"
41 #define NUM_PROBES                      16
42
43 SR_PRIV struct sr_dev_driver asix_sigma_driver_info;
44 static struct sr_dev_driver *di = &asix_sigma_driver_info;
45 static int dev_acquisition_stop(struct sr_dev_inst *sdi, void *cb_data);
46
47 static const uint64_t samplerates[] = {
48         SR_KHZ(200),
49         SR_KHZ(250),
50         SR_KHZ(500),
51         SR_MHZ(1),
52         SR_MHZ(5),
53         SR_MHZ(10),
54         SR_MHZ(25),
55         SR_MHZ(50),
56         SR_MHZ(100),
57         SR_MHZ(200),
58 };
59
60 /*
61  * Probe numbers seem to go from 1-16, according to this image:
62  * http://tools.asix.net/img/sigma_sigmacab_pins_720.jpg
63  * (the cable has two additional GND pins, and a TI and TO pin)
64  */
65 static const char *probe_names[NUM_PROBES + 1] = {
66         "1", "2", "3", "4", "5", "6", "7", "8",
67         "9", "10", "11", "12", "13", "14", "15", "16",
68         NULL,
69 };
70
71 static const int32_t hwcaps[] = {
72         SR_CONF_LOGIC_ANALYZER,
73         SR_CONF_SAMPLERATE,
74         SR_CONF_CAPTURE_RATIO,
75         SR_CONF_LIMIT_MSEC,
76 };
77
78 /* Force the FPGA to reboot. */
79 static uint8_t suicide[] = {
80         0x84, 0x84, 0x88, 0x84, 0x88, 0x84, 0x88, 0x84,
81 };
82
83 /* Prepare to upload firmware (FPGA specific). */
84 static uint8_t init_array[] = {
85         0x03, 0x03, 0x01, 0x01, 0x01, 0x01, 0x01, 0x01, 0x01,
86 };
87
88 /* Initialize the logic analyzer mode. */
89 static uint8_t logic_mode_start[] = {
90         0x00, 0x40, 0x0f, 0x25, 0x35, 0x40,
91         0x2a, 0x3a, 0x40, 0x03, 0x20, 0x38,
92 };
93
94 static const char *firmware_files[] = {
95         "asix-sigma-50.fw",     /* 50 MHz, supports 8 bit fractions */
96         "asix-sigma-100.fw",    /* 100 MHz */
97         "asix-sigma-200.fw",    /* 200 MHz */
98         "asix-sigma-50sync.fw", /* Synchronous clock from pin */
99         "asix-sigma-phasor.fw", /* Frequency counter */
100 };
101
102 static int sigma_read(void *buf, size_t size, struct dev_context *devc)
103 {
104         int ret;
105
106         ret = ftdi_read_data(&devc->ftdic, (unsigned char *)buf, size);
107         if (ret < 0) {
108                 sr_err("ftdi_read_data failed: %s",
109                        ftdi_get_error_string(&devc->ftdic));
110         }
111
112         return ret;
113 }
114
115 static int sigma_write(void *buf, size_t size, struct dev_context *devc)
116 {
117         int ret;
118
119         ret = ftdi_write_data(&devc->ftdic, (unsigned char *)buf, size);
120         if (ret < 0) {
121                 sr_err("ftdi_write_data failed: %s",
122                        ftdi_get_error_string(&devc->ftdic));
123         } else if ((size_t) ret != size) {
124                 sr_err("ftdi_write_data did not complete write.");
125         }
126
127         return ret;
128 }
129
130 static int sigma_write_register(uint8_t reg, uint8_t *data, size_t len,
131                                 struct dev_context *devc)
132 {
133         size_t i;
134         uint8_t buf[len + 2];
135         int idx = 0;
136
137         buf[idx++] = REG_ADDR_LOW | (reg & 0xf);
138         buf[idx++] = REG_ADDR_HIGH | (reg >> 4);
139
140         for (i = 0; i < len; ++i) {
141                 buf[idx++] = REG_DATA_LOW | (data[i] & 0xf);
142                 buf[idx++] = REG_DATA_HIGH_WRITE | (data[i] >> 4);
143         }
144
145         return sigma_write(buf, idx, devc);
146 }
147
148 static int sigma_set_register(uint8_t reg, uint8_t value, struct dev_context *devc)
149 {
150         return sigma_write_register(reg, &value, 1, devc);
151 }
152
153 static int sigma_read_register(uint8_t reg, uint8_t *data, size_t len,
154                                struct dev_context *devc)
155 {
156         uint8_t buf[3];
157
158         buf[0] = REG_ADDR_LOW | (reg & 0xf);
159         buf[1] = REG_ADDR_HIGH | (reg >> 4);
160         buf[2] = REG_READ_ADDR;
161
162         sigma_write(buf, sizeof(buf), devc);
163
164         return sigma_read(data, len, devc);
165 }
166
167 static uint8_t sigma_get_register(uint8_t reg, struct dev_context *devc)
168 {
169         uint8_t value;
170
171         if (1 != sigma_read_register(reg, &value, 1, devc)) {
172                 sr_err("sigma_get_register: 1 byte expected");
173                 return 0;
174         }
175
176         return value;
177 }
178
179 static int sigma_read_pos(uint32_t *stoppos, uint32_t *triggerpos,
180                           struct dev_context *devc)
181 {
182         uint8_t buf[] = {
183                 REG_ADDR_LOW | READ_TRIGGER_POS_LOW,
184
185                 REG_READ_ADDR | NEXT_REG,
186                 REG_READ_ADDR | NEXT_REG,
187                 REG_READ_ADDR | NEXT_REG,
188                 REG_READ_ADDR | NEXT_REG,
189                 REG_READ_ADDR | NEXT_REG,
190                 REG_READ_ADDR | NEXT_REG,
191         };
192         uint8_t result[6];
193
194         sigma_write(buf, sizeof(buf), devc);
195
196         sigma_read(result, sizeof(result), devc);
197
198         *triggerpos = result[0] | (result[1] << 8) | (result[2] << 16);
199         *stoppos = result[3] | (result[4] << 8) | (result[5] << 16);
200
201         /* Not really sure why this must be done, but according to spec. */
202         if ((--*stoppos & 0x1ff) == 0x1ff)
203                 stoppos -= 64;
204
205         if ((*--triggerpos & 0x1ff) == 0x1ff)
206                 triggerpos -= 64;
207
208         return 1;
209 }
210
211 static int sigma_read_dram(uint16_t startchunk, size_t numchunks,
212                            uint8_t *data, struct dev_context *devc)
213 {
214         size_t i;
215         uint8_t buf[4096];
216         int idx = 0;
217
218         /* Send the startchunk. Index start with 1. */
219         buf[0] = startchunk >> 8;
220         buf[1] = startchunk & 0xff;
221         sigma_write_register(WRITE_MEMROW, buf, 2, devc);
222
223         /* Read the DRAM. */
224         buf[idx++] = REG_DRAM_BLOCK;
225         buf[idx++] = REG_DRAM_WAIT_ACK;
226
227         for (i = 0; i < numchunks; ++i) {
228                 /* Alternate bit to copy from DRAM to cache. */
229                 if (i != (numchunks - 1))
230                         buf[idx++] = REG_DRAM_BLOCK | (((i + 1) % 2) << 4);
231
232                 buf[idx++] = REG_DRAM_BLOCK_DATA | ((i % 2) << 4);
233
234                 if (i != (numchunks - 1))
235                         buf[idx++] = REG_DRAM_WAIT_ACK;
236         }
237
238         sigma_write(buf, idx, devc);
239
240         return sigma_read(data, numchunks * CHUNK_SIZE, devc);
241 }
242
243 /* Upload trigger look-up tables to Sigma. */
244 static int sigma_write_trigger_lut(struct triggerlut *lut, struct dev_context *devc)
245 {
246         int i;
247         uint8_t tmp[2];
248         uint16_t bit;
249
250         /* Transpose the table and send to Sigma. */
251         for (i = 0; i < 16; ++i) {
252                 bit = 1 << i;
253
254                 tmp[0] = tmp[1] = 0;
255
256                 if (lut->m2d[0] & bit)
257                         tmp[0] |= 0x01;
258                 if (lut->m2d[1] & bit)
259                         tmp[0] |= 0x02;
260                 if (lut->m2d[2] & bit)
261                         tmp[0] |= 0x04;
262                 if (lut->m2d[3] & bit)
263                         tmp[0] |= 0x08;
264
265                 if (lut->m3 & bit)
266                         tmp[0] |= 0x10;
267                 if (lut->m3s & bit)
268                         tmp[0] |= 0x20;
269                 if (lut->m4 & bit)
270                         tmp[0] |= 0x40;
271
272                 if (lut->m0d[0] & bit)
273                         tmp[1] |= 0x01;
274                 if (lut->m0d[1] & bit)
275                         tmp[1] |= 0x02;
276                 if (lut->m0d[2] & bit)
277                         tmp[1] |= 0x04;
278                 if (lut->m0d[3] & bit)
279                         tmp[1] |= 0x08;
280
281                 if (lut->m1d[0] & bit)
282                         tmp[1] |= 0x10;
283                 if (lut->m1d[1] & bit)
284                         tmp[1] |= 0x20;
285                 if (lut->m1d[2] & bit)
286                         tmp[1] |= 0x40;
287                 if (lut->m1d[3] & bit)
288                         tmp[1] |= 0x80;
289
290                 sigma_write_register(WRITE_TRIGGER_SELECT0, tmp, sizeof(tmp),
291                                      devc);
292                 sigma_set_register(WRITE_TRIGGER_SELECT1, 0x30 | i, devc);
293         }
294
295         /* Send the parameters */
296         sigma_write_register(WRITE_TRIGGER_SELECT0, (uint8_t *) &lut->params,
297                              sizeof(lut->params), devc);
298
299         return SR_OK;
300 }
301
302 /* Generate the bitbang stream for programming the FPGA. */
303 static int bin2bitbang(const char *filename,
304                        unsigned char **buf, size_t *buf_size)
305 {
306         FILE *f;
307         unsigned long file_size;
308         unsigned long offset = 0;
309         unsigned char *p;
310         uint8_t *firmware;
311         unsigned long fwsize = 0;
312         const int buffer_size = 65536;
313         size_t i;
314         int c, bit, v;
315         uint32_t imm = 0x3f6df2ab;
316
317         f = g_fopen(filename, "rb");
318         if (!f) {
319                 sr_err("g_fopen(\"%s\", \"rb\")", filename);
320                 return SR_ERR;
321         }
322
323         if (-1 == fseek(f, 0, SEEK_END)) {
324                 sr_err("fseek on %s failed", filename);
325                 fclose(f);
326                 return SR_ERR;
327         }
328
329         file_size = ftell(f);
330
331         fseek(f, 0, SEEK_SET);
332
333         if (!(firmware = g_try_malloc(buffer_size))) {
334                 sr_err("%s: firmware malloc failed", __func__);
335                 fclose(f);
336                 return SR_ERR_MALLOC;
337         }
338
339         while ((c = getc(f)) != EOF) {
340                 imm = (imm + 0xa853753) % 177 + (imm * 0x8034052);
341                 firmware[fwsize++] = c ^ imm;
342         }
343         fclose(f);
344
345         if(fwsize != file_size) {
346             sr_err("%s: Error reading firmware", filename);
347             fclose(f);
348             g_free(firmware);
349             return SR_ERR;
350         }
351
352         *buf_size = fwsize * 2 * 8;
353
354         *buf = p = (unsigned char *)g_try_malloc(*buf_size);
355         if (!p) {
356                 sr_err("%s: buf/p malloc failed", __func__);
357                 g_free(firmware);
358                 return SR_ERR_MALLOC;
359         }
360
361         for (i = 0; i < fwsize; ++i) {
362                 for (bit = 7; bit >= 0; --bit) {
363                         v = firmware[i] & 1 << bit ? 0x40 : 0x00;
364                         p[offset++] = v | 0x01;
365                         p[offset++] = v;
366                 }
367         }
368
369         g_free(firmware);
370
371         if (offset != *buf_size) {
372                 g_free(*buf);
373                 sr_err("Error reading firmware %s "
374                        "offset=%ld, file_size=%ld, buf_size=%zd.",
375                        filename, offset, file_size, *buf_size);
376
377                 return SR_ERR;
378         }
379
380         return SR_OK;
381 }
382
383 static void clear_helper(void *priv)
384 {
385         struct dev_context *devc;
386
387         devc = priv;
388
389         ftdi_deinit(&devc->ftdic);
390 }
391
392 static int dev_clear(void)
393 {
394         return std_dev_clear(di, clear_helper);
395 }
396
397 static int init(struct sr_context *sr_ctx)
398 {
399         return std_init(sr_ctx, di, LOG_PREFIX);
400 }
401
402 static GSList *scan(GSList *options)
403 {
404         struct sr_dev_inst *sdi;
405         struct sr_probe *probe;
406         struct drv_context *drvc;
407         struct dev_context *devc;
408         GSList *devices;
409         struct ftdi_device_list *devlist;
410         char serial_txt[10];
411         uint32_t serial;
412         int ret, i;
413
414         (void)options;
415
416         drvc = di->priv;
417
418         devices = NULL;
419
420         if (!(devc = g_try_malloc(sizeof(struct dev_context)))) {
421                 sr_err("%s: devc malloc failed", __func__);
422                 return NULL;
423         }
424
425         ftdi_init(&devc->ftdic);
426
427         /* Look for SIGMAs. */
428
429         if ((ret = ftdi_usb_find_all(&devc->ftdic, &devlist,
430             USB_VENDOR, USB_PRODUCT)) <= 0) {
431                 if (ret < 0)
432                         sr_err("ftdi_usb_find_all(): %d", ret);
433                 goto free;
434         }
435
436         /* Make sure it's a version 1 or 2 SIGMA. */
437         ftdi_usb_get_strings(&devc->ftdic, devlist->dev, NULL, 0, NULL, 0,
438                              serial_txt, sizeof(serial_txt));
439         sscanf(serial_txt, "%x", &serial);
440
441         if (serial < 0xa6010000 || serial > 0xa602ffff) {
442                 sr_err("Only SIGMA and SIGMA2 are supported "
443                        "in this version of libsigrok.");
444                 goto free;
445         }
446
447         sr_info("Found ASIX SIGMA - Serial: %s", serial_txt);
448
449         devc->cur_samplerate = 0;
450         devc->period_ps = 0;
451         devc->limit_msec = 0;
452         devc->cur_firmware = -1;
453         devc->num_probes = 0;
454         devc->samples_per_event = 0;
455         devc->capture_ratio = 50;
456         devc->use_triggers = 0;
457
458         /* Register SIGMA device. */
459         if (!(sdi = sr_dev_inst_new(0, SR_ST_INITIALIZING, USB_VENDOR_NAME,
460                                     USB_MODEL_NAME, USB_MODEL_VERSION))) {
461                 sr_err("%s: sdi was NULL", __func__);
462                 goto free;
463         }
464         sdi->driver = di;
465
466         for (i = 0; probe_names[i]; i++) {
467                 if (!(probe = sr_probe_new(i, SR_PROBE_LOGIC, TRUE,
468                                 probe_names[i])))
469                         return NULL;
470                 sdi->probes = g_slist_append(sdi->probes, probe);
471         }
472
473         devices = g_slist_append(devices, sdi);
474         drvc->instances = g_slist_append(drvc->instances, sdi);
475         sdi->priv = devc;
476
477         /* We will open the device again when we need it. */
478         ftdi_list_free(&devlist);
479
480         return devices;
481
482 free:
483         ftdi_deinit(&devc->ftdic);
484         g_free(devc);
485         return NULL;
486 }
487
488 static GSList *dev_list(void)
489 {
490         return ((struct drv_context *)(di->priv))->instances;
491 }
492
493 static int upload_firmware(int firmware_idx, struct dev_context *devc)
494 {
495         int ret;
496         unsigned char *buf;
497         unsigned char pins;
498         size_t buf_size;
499         unsigned char result[32];
500         char firmware_path[128];
501
502         /* Make sure it's an ASIX SIGMA. */
503         if ((ret = ftdi_usb_open_desc(&devc->ftdic,
504                 USB_VENDOR, USB_PRODUCT, USB_DESCRIPTION, NULL)) < 0) {
505                 sr_err("ftdi_usb_open failed: %s",
506                        ftdi_get_error_string(&devc->ftdic));
507                 return 0;
508         }
509
510         if ((ret = ftdi_set_bitmode(&devc->ftdic, 0xdf, BITMODE_BITBANG)) < 0) {
511                 sr_err("ftdi_set_bitmode failed: %s",
512                        ftdi_get_error_string(&devc->ftdic));
513                 return 0;
514         }
515
516         /* Four times the speed of sigmalogan - Works well. */
517         if ((ret = ftdi_set_baudrate(&devc->ftdic, 750000)) < 0) {
518                 sr_err("ftdi_set_baudrate failed: %s",
519                        ftdi_get_error_string(&devc->ftdic));
520                 return 0;
521         }
522
523         /* Force the FPGA to reboot. */
524         sigma_write(suicide, sizeof(suicide), devc);
525         sigma_write(suicide, sizeof(suicide), devc);
526         sigma_write(suicide, sizeof(suicide), devc);
527         sigma_write(suicide, sizeof(suicide), devc);
528
529         /* Prepare to upload firmware (FPGA specific). */
530         sigma_write(init_array, sizeof(init_array), devc);
531
532         ftdi_usb_purge_buffers(&devc->ftdic);
533
534         /* Wait until the FPGA asserts INIT_B. */
535         while (1) {
536                 ret = sigma_read(result, 1, devc);
537                 if (result[0] & 0x20)
538                         break;
539         }
540
541         /* Prepare firmware. */
542         snprintf(firmware_path, sizeof(firmware_path), "%s/%s", FIRMWARE_DIR,
543                  firmware_files[firmware_idx]);
544
545         if ((ret = bin2bitbang(firmware_path, &buf, &buf_size)) != SR_OK) {
546                 sr_err("An error occured while reading the firmware: %s",
547                        firmware_path);
548                 return ret;
549         }
550
551         /* Upload firmare. */
552         sr_info("Uploading firmware file '%s'.", firmware_files[firmware_idx]);
553         sigma_write(buf, buf_size, devc);
554
555         g_free(buf);
556
557         if ((ret = ftdi_set_bitmode(&devc->ftdic, 0x00, BITMODE_RESET)) < 0) {
558                 sr_err("ftdi_set_bitmode failed: %s",
559                        ftdi_get_error_string(&devc->ftdic));
560                 return SR_ERR;
561         }
562
563         ftdi_usb_purge_buffers(&devc->ftdic);
564
565         /* Discard garbage. */
566         while (1 == sigma_read(&pins, 1, devc))
567                 ;
568
569         /* Initialize the logic analyzer mode. */
570         sigma_write(logic_mode_start, sizeof(logic_mode_start), devc);
571
572         /* Expect a 3 byte reply. */
573         ret = sigma_read(result, 3, devc);
574         if (ret != 3 ||
575             result[0] != 0xa6 || result[1] != 0x55 || result[2] != 0xaa) {
576                 sr_err("Configuration failed. Invalid reply received.");
577                 return SR_ERR;
578         }
579
580         devc->cur_firmware = firmware_idx;
581
582         sr_info("Firmware uploaded.");
583
584         return SR_OK;
585 }
586
587 static int dev_open(struct sr_dev_inst *sdi)
588 {
589         struct dev_context *devc;
590         int ret;
591
592         devc = sdi->priv;
593
594         /* Make sure it's an ASIX SIGMA. */
595         if ((ret = ftdi_usb_open_desc(&devc->ftdic,
596                 USB_VENDOR, USB_PRODUCT, USB_DESCRIPTION, NULL)) < 0) {
597
598                 sr_err("ftdi_usb_open failed: %s",
599                        ftdi_get_error_string(&devc->ftdic));
600
601                 return 0;
602         }
603
604         sdi->status = SR_ST_ACTIVE;
605
606         return SR_OK;
607 }
608
609 static int set_samplerate(const struct sr_dev_inst *sdi, uint64_t samplerate)
610 {
611         struct dev_context *devc;
612         unsigned int i;
613         int ret;
614
615         devc = sdi->priv;
616         ret = SR_OK;
617
618         for (i = 0; i < ARRAY_SIZE(samplerates); i++) {
619                 if (samplerates[i] == samplerate)
620                         break;
621         }
622         if (samplerates[i] == 0)
623                 return SR_ERR_SAMPLERATE;
624
625         if (samplerate <= SR_MHZ(50)) {
626                 ret = upload_firmware(0, devc);
627                 devc->num_probes = 16;
628         }
629         if (samplerate == SR_MHZ(100)) {
630                 ret = upload_firmware(1, devc);
631                 devc->num_probes = 8;
632         }
633         else if (samplerate == SR_MHZ(200)) {
634                 ret = upload_firmware(2, devc);
635                 devc->num_probes = 4;
636         }
637
638         devc->cur_samplerate = samplerate;
639         devc->period_ps = 1000000000000ULL / samplerate;
640         devc->samples_per_event = 16 / devc->num_probes;
641         devc->state.state = SIGMA_IDLE;
642
643         return ret;
644 }
645
646 /*
647  * In 100 and 200 MHz mode, only a single pin rising/falling can be
648  * set as trigger. In other modes, two rising/falling triggers can be set,
649  * in addition to value/mask trigger for any number of probes.
650  *
651  * The Sigma supports complex triggers using boolean expressions, but this
652  * has not been implemented yet.
653  */
654 static int configure_probes(const struct sr_dev_inst *sdi)
655 {
656         struct dev_context *devc = sdi->priv;
657         const struct sr_probe *probe;
658         const GSList *l;
659         int trigger_set = 0;
660         int probebit;
661
662         memset(&devc->trigger, 0, sizeof(struct sigma_trigger));
663
664         for (l = sdi->probes; l; l = l->next) {
665                 probe = (struct sr_probe *)l->data;
666                 probebit = 1 << (probe->index);
667
668                 if (!probe->enabled || !probe->trigger)
669                         continue;
670
671                 if (devc->cur_samplerate >= SR_MHZ(100)) {
672                         /* Fast trigger support. */
673                         if (trigger_set) {
674                                 sr_err("Only a single pin trigger in 100 and "
675                                        "200MHz mode is supported.");
676                                 return SR_ERR;
677                         }
678                         if (probe->trigger[0] == 'f')
679                                 devc->trigger.fallingmask |= probebit;
680                         else if (probe->trigger[0] == 'r')
681                                 devc->trigger.risingmask |= probebit;
682                         else {
683                                 sr_err("Only rising/falling trigger in 100 "
684                                        "and 200MHz mode is supported.");
685                                 return SR_ERR;
686                         }
687
688                         ++trigger_set;
689                 } else {
690                         /* Simple trigger support (event). */
691                         if (probe->trigger[0] == '1') {
692                                 devc->trigger.simplevalue |= probebit;
693                                 devc->trigger.simplemask |= probebit;
694                         }
695                         else if (probe->trigger[0] == '0') {
696                                 devc->trigger.simplevalue &= ~probebit;
697                                 devc->trigger.simplemask |= probebit;
698                         }
699                         else if (probe->trigger[0] == 'f') {
700                                 devc->trigger.fallingmask |= probebit;
701                                 ++trigger_set;
702                         }
703                         else if (probe->trigger[0] == 'r') {
704                                 devc->trigger.risingmask |= probebit;
705                                 ++trigger_set;
706                         }
707
708                         /*
709                          * Actually, Sigma supports 2 rising/falling triggers,
710                          * but they are ORed and the current trigger syntax
711                          * does not permit ORed triggers.
712                          */
713                         if (trigger_set > 1) {
714                                 sr_err("Only 1 rising/falling trigger "
715                                        "is supported.");
716                                 return SR_ERR;
717                         }
718                 }
719
720                 if (trigger_set)
721                         devc->use_triggers = 1;
722         }
723
724         return SR_OK;
725 }
726
727 static int dev_close(struct sr_dev_inst *sdi)
728 {
729         struct dev_context *devc;
730
731         devc = sdi->priv;
732
733         /* TODO */
734         if (sdi->status == SR_ST_ACTIVE)
735                 ftdi_usb_close(&devc->ftdic);
736
737         sdi->status = SR_ST_INACTIVE;
738
739         return SR_OK;
740 }
741
742 static int cleanup(void)
743 {
744         return dev_clear();
745 }
746
747 static int config_get(int id, GVariant **data, const struct sr_dev_inst *sdi)
748 {
749         struct dev_context *devc;
750
751         switch (id) {
752         case SR_CONF_SAMPLERATE:
753                 if (sdi) {
754                         devc = sdi->priv;
755                         *data = g_variant_new_uint64(devc->cur_samplerate);
756                 } else
757                         return SR_ERR;
758                 break;
759         default:
760                 return SR_ERR_NA;
761         }
762
763         return SR_OK;
764 }
765
766 static int config_set(int id, GVariant *data, const struct sr_dev_inst *sdi)
767 {
768         struct dev_context *devc;
769         int ret;
770
771         if (sdi->status != SR_ST_ACTIVE)
772                 return SR_ERR_DEV_CLOSED;
773
774         devc = sdi->priv;
775
776         if (id == SR_CONF_SAMPLERATE) {
777                 ret = set_samplerate(sdi, g_variant_get_uint64(data));
778         } else if (id == SR_CONF_LIMIT_MSEC) {
779                 devc->limit_msec = g_variant_get_uint64(data);
780                 if (devc->limit_msec > 0)
781                         ret = SR_OK;
782                 else
783                         ret = SR_ERR;
784         } else if (id == SR_CONF_CAPTURE_RATIO) {
785                 devc->capture_ratio = g_variant_get_uint64(data);
786                 if (devc->capture_ratio < 0 || devc->capture_ratio > 100)
787                         ret = SR_ERR;
788                 else
789                         ret = SR_OK;
790         } else {
791                 ret = SR_ERR_NA;
792         }
793
794         return ret;
795 }
796
797 static int config_list(int key, GVariant **data, const struct sr_dev_inst *sdi)
798 {
799         GVariant *gvar;
800         GVariantBuilder gvb;
801
802         (void)sdi;
803
804         switch (key) {
805         case SR_CONF_DEVICE_OPTIONS:
806                 *data = g_variant_new_fixed_array(G_VARIANT_TYPE_INT32,
807                                 hwcaps, ARRAY_SIZE(hwcaps), sizeof(int32_t));
808                 break;
809         case SR_CONF_SAMPLERATE:
810                 g_variant_builder_init(&gvb, G_VARIANT_TYPE("a{sv}"));
811                 gvar = g_variant_new_fixed_array(G_VARIANT_TYPE("t"), samplerates,
812                                 ARRAY_SIZE(samplerates), sizeof(uint64_t));
813                 g_variant_builder_add(&gvb, "{sv}", "samplerates", gvar);
814                 *data = g_variant_builder_end(&gvb);
815                 break;
816         case SR_CONF_TRIGGER_TYPE:
817                 *data = g_variant_new_string(TRIGGER_TYPE);
818                 break;
819         default:
820                 return SR_ERR_NA;
821         }
822
823         return SR_OK;
824 }
825
826 /* Software trigger to determine exact trigger position. */
827 static int get_trigger_offset(uint16_t *samples, uint16_t last_sample,
828                               struct sigma_trigger *t)
829 {
830         int i;
831
832         for (i = 0; i < 8; ++i) {
833                 if (i > 0)
834                         last_sample = samples[i-1];
835
836                 /* Simple triggers. */
837                 if ((samples[i] & t->simplemask) != t->simplevalue)
838                         continue;
839
840                 /* Rising edge. */
841                 if ((last_sample & t->risingmask) != 0 || (samples[i] &
842                     t->risingmask) != t->risingmask)
843                         continue;
844
845                 /* Falling edge. */
846                 if ((last_sample & t->fallingmask) != t->fallingmask ||
847                     (samples[i] & t->fallingmask) != 0)
848                         continue;
849
850                 break;
851         }
852
853         /* If we did not match, return original trigger pos. */
854         return i & 0x7;
855 }
856
857 /*
858  * Decode chunk of 1024 bytes, 64 clusters, 7 events per cluster.
859  * Each event is 20ns apart, and can contain multiple samples.
860  *
861  * For 200 MHz, events contain 4 samples for each channel, spread 5 ns apart.
862  * For 100 MHz, events contain 2 samples for each channel, spread 10 ns apart.
863  * For 50 MHz and below, events contain one sample for each channel,
864  * spread 20 ns apart.
865  */
866 static int decode_chunk_ts(uint8_t *buf, uint16_t *lastts,
867                            uint16_t *lastsample, int triggerpos,
868                            uint16_t limit_chunk, void *cb_data)
869 {
870         struct sr_dev_inst *sdi = cb_data;
871         struct dev_context *devc = sdi->priv;
872         uint16_t tsdiff, ts;
873         uint16_t samples[65536 * devc->samples_per_event];
874         struct sr_datafeed_packet packet;
875         struct sr_datafeed_logic logic;
876         int i, j, k, l, numpad, tosend;
877         size_t n = 0, sent = 0;
878         int clustersize = EVENTS_PER_CLUSTER * devc->samples_per_event;
879         uint16_t *event;
880         uint16_t cur_sample;
881         int triggerts = -1;
882
883         /* Check if trigger is in this chunk. */
884         if (triggerpos != -1) {
885                 if (devc->cur_samplerate <= SR_MHZ(50))
886                         triggerpos -= EVENTS_PER_CLUSTER - 1;
887
888                 if (triggerpos < 0)
889                         triggerpos = 0;
890
891                 /* Find in which cluster the trigger occured. */
892                 triggerts = triggerpos / 7;
893         }
894
895         /* For each ts. */
896         for (i = 0; i < 64; ++i) {
897                 ts = *(uint16_t *) &buf[i * 16];
898                 tsdiff = ts - *lastts;
899                 *lastts = ts;
900
901                 /* Decode partial chunk. */
902                 if (limit_chunk && ts > limit_chunk)
903                         return SR_OK;
904
905                 /* Pad last sample up to current point. */
906                 numpad = tsdiff * devc->samples_per_event - clustersize;
907                 if (numpad > 0) {
908                         for (j = 0; j < numpad; ++j)
909                                 samples[j] = *lastsample;
910
911                         n = numpad;
912                 }
913
914                 /* Send samples between previous and this timestamp to sigrok. */
915                 sent = 0;
916                 while (sent < n) {
917                         tosend = MIN(2048, n - sent);
918
919                         packet.type = SR_DF_LOGIC;
920                         packet.payload = &logic;
921                         logic.length = tosend * sizeof(uint16_t);
922                         logic.unitsize = 2;
923                         logic.data = samples + sent;
924                         sr_session_send(devc->cb_data, &packet);
925
926                         sent += tosend;
927                 }
928                 n = 0;
929
930                 event = (uint16_t *) &buf[i * 16 + 2];
931                 cur_sample = 0;
932
933                 /* For each event in cluster. */
934                 for (j = 0; j < 7; ++j) {
935
936                         /* For each sample in event. */
937                         for (k = 0; k < devc->samples_per_event; ++k) {
938                                 cur_sample = 0;
939
940                                 /* For each probe. */
941                                 for (l = 0; l < devc->num_probes; ++l)
942                                         cur_sample |= (!!(event[j] & (1 << (l *
943                                            devc->samples_per_event + k)))) << l;
944
945                                 samples[n++] = cur_sample;
946                         }
947                 }
948
949                 /* Send data up to trigger point (if triggered). */
950                 sent = 0;
951                 if (i == triggerts) {
952                         /*
953                          * Trigger is not always accurate to sample because of
954                          * pipeline delay. However, it always triggers before
955                          * the actual event. We therefore look at the next
956                          * samples to pinpoint the exact position of the trigger.
957                          */
958                         tosend = get_trigger_offset(samples, *lastsample,
959                                                     &devc->trigger);
960
961                         if (tosend > 0) {
962                                 packet.type = SR_DF_LOGIC;
963                                 packet.payload = &logic;
964                                 logic.length = tosend * sizeof(uint16_t);
965                                 logic.unitsize = 2;
966                                 logic.data = samples;
967                                 sr_session_send(devc->cb_data, &packet);
968
969                                 sent += tosend;
970                         }
971
972                         /* Only send trigger if explicitly enabled. */
973                         if (devc->use_triggers) {
974                                 packet.type = SR_DF_TRIGGER;
975                                 sr_session_send(devc->cb_data, &packet);
976                         }
977                 }
978
979                 /* Send rest of the chunk to sigrok. */
980                 tosend = n - sent;
981
982                 if (tosend > 0) {
983                         packet.type = SR_DF_LOGIC;
984                         packet.payload = &logic;
985                         logic.length = tosend * sizeof(uint16_t);
986                         logic.unitsize = 2;
987                         logic.data = samples + sent;
988                         sr_session_send(devc->cb_data, &packet);
989                 }
990
991                 *lastsample = samples[n - 1];
992         }
993
994         return SR_OK;
995 }
996
997 static int receive_data(int fd, int revents, void *cb_data)
998 {
999         struct sr_dev_inst *sdi = cb_data;
1000         struct dev_context *devc = sdi->priv;
1001         struct sr_datafeed_packet packet;
1002         const int chunks_per_read = 32;
1003         unsigned char buf[chunks_per_read * CHUNK_SIZE];
1004         int bufsz, numchunks, i, newchunks;
1005         uint64_t running_msec;
1006         struct timeval tv;
1007
1008         (void)fd;
1009         (void)revents;
1010
1011         /* Get the current position. */
1012         sigma_read_pos(&devc->state.stoppos, &devc->state.triggerpos, devc);
1013
1014         numchunks = (devc->state.stoppos + 511) / 512;
1015
1016         if (devc->state.state == SIGMA_IDLE)
1017                 return TRUE;
1018
1019         if (devc->state.state == SIGMA_CAPTURE) {
1020                 /* Check if the timer has expired, or memory is full. */
1021                 gettimeofday(&tv, 0);
1022                 running_msec = (tv.tv_sec - devc->start_tv.tv_sec) * 1000 +
1023                         (tv.tv_usec - devc->start_tv.tv_usec) / 1000;
1024
1025                 if (running_msec < devc->limit_msec && numchunks < 32767)
1026                         return TRUE; /* While capturing... */
1027                 else
1028                         dev_acquisition_stop(sdi, sdi);
1029
1030         }
1031
1032         if (devc->state.state == SIGMA_DOWNLOAD) {
1033                 if (devc->state.chunks_downloaded >= numchunks) {
1034                         /* End of samples. */
1035                         packet.type = SR_DF_END;
1036                         sr_session_send(devc->cb_data, &packet);
1037
1038                         devc->state.state = SIGMA_IDLE;
1039
1040                         return TRUE;
1041                 }
1042
1043                 newchunks = MIN(chunks_per_read,
1044                                 numchunks - devc->state.chunks_downloaded);
1045
1046                 sr_info("Downloading sample data: %.0f %%.",
1047                         100.0 * devc->state.chunks_downloaded / numchunks);
1048
1049                 bufsz = sigma_read_dram(devc->state.chunks_downloaded,
1050                                         newchunks, buf, devc);
1051                 /* TODO: Check bufsz. For now, just avoid compiler warnings. */
1052                 (void)bufsz;
1053
1054                 /* Find first ts. */
1055                 if (devc->state.chunks_downloaded == 0) {
1056                         devc->state.lastts = *(uint16_t *) buf - 1;
1057                         devc->state.lastsample = 0;
1058                 }
1059
1060                 /* Decode chunks and send them to sigrok. */
1061                 for (i = 0; i < newchunks; ++i) {
1062                         int limit_chunk = 0;
1063
1064                         /* The last chunk may potentially be only in part. */
1065                         if (devc->state.chunks_downloaded == numchunks - 1) {
1066                                 /* Find the last valid timestamp */
1067                                 limit_chunk = devc->state.stoppos % 512 + devc->state.lastts;
1068                         }
1069
1070                         if (devc->state.chunks_downloaded + i == devc->state.triggerchunk)
1071                                 decode_chunk_ts(buf + (i * CHUNK_SIZE),
1072                                                 &devc->state.lastts,
1073                                                 &devc->state.lastsample,
1074                                                 devc->state.triggerpos & 0x1ff,
1075                                                 limit_chunk, sdi);
1076                         else
1077                                 decode_chunk_ts(buf + (i * CHUNK_SIZE),
1078                                                 &devc->state.lastts,
1079                                                 &devc->state.lastsample,
1080                                                 -1, limit_chunk, sdi);
1081
1082                         ++devc->state.chunks_downloaded;
1083                 }
1084         }
1085
1086         return TRUE;
1087 }
1088
1089 /* Build a LUT entry used by the trigger functions. */
1090 static void build_lut_entry(uint16_t value, uint16_t mask, uint16_t *entry)
1091 {
1092         int i, j, k, bit;
1093
1094         /* For each quad probe. */
1095         for (i = 0; i < 4; ++i) {
1096                 entry[i] = 0xffff;
1097
1098                 /* For each bit in LUT. */
1099                 for (j = 0; j < 16; ++j)
1100
1101                         /* For each probe in quad. */
1102                         for (k = 0; k < 4; ++k) {
1103                                 bit = 1 << (i * 4 + k);
1104
1105                                 /* Set bit in entry */
1106                                 if ((mask & bit) &&
1107                                     ((!(value & bit)) !=
1108                                     (!(j & (1 << k)))))
1109                                         entry[i] &= ~(1 << j);
1110                         }
1111         }
1112 }
1113
1114 /* Add a logical function to LUT mask. */
1115 static void add_trigger_function(enum triggerop oper, enum triggerfunc func,
1116                                  int index, int neg, uint16_t *mask)
1117 {
1118         int i, j;
1119         int x[2][2], tmp, a, b, aset, bset, rset;
1120
1121         memset(x, 0, 4 * sizeof(int));
1122
1123         /* Trigger detect condition. */
1124         switch (oper) {
1125         case OP_LEVEL:
1126                 x[0][1] = 1;
1127                 x[1][1] = 1;
1128                 break;
1129         case OP_NOT:
1130                 x[0][0] = 1;
1131                 x[1][0] = 1;
1132                 break;
1133         case OP_RISE:
1134                 x[0][1] = 1;
1135                 break;
1136         case OP_FALL:
1137                 x[1][0] = 1;
1138                 break;
1139         case OP_RISEFALL:
1140                 x[0][1] = 1;
1141                 x[1][0] = 1;
1142                 break;
1143         case OP_NOTRISE:
1144                 x[1][1] = 1;
1145                 x[0][0] = 1;
1146                 x[1][0] = 1;
1147                 break;
1148         case OP_NOTFALL:
1149                 x[1][1] = 1;
1150                 x[0][0] = 1;
1151                 x[0][1] = 1;
1152                 break;
1153         case OP_NOTRISEFALL:
1154                 x[1][1] = 1;
1155                 x[0][0] = 1;
1156                 break;
1157         }
1158
1159         /* Transpose if neg is set. */
1160         if (neg) {
1161                 for (i = 0; i < 2; ++i) {
1162                         for (j = 0; j < 2; ++j) {
1163                                 tmp = x[i][j];
1164                                 x[i][j] = x[1-i][1-j];
1165                                 x[1-i][1-j] = tmp;
1166                         }
1167                 }
1168         }
1169
1170         /* Update mask with function. */
1171         for (i = 0; i < 16; ++i) {
1172                 a = (i >> (2 * index + 0)) & 1;
1173                 b = (i >> (2 * index + 1)) & 1;
1174
1175                 aset = (*mask >> i) & 1;
1176                 bset = x[b][a];
1177
1178                 if (func == FUNC_AND || func == FUNC_NAND)
1179                         rset = aset & bset;
1180                 else if (func == FUNC_OR || func == FUNC_NOR)
1181                         rset = aset | bset;
1182                 else if (func == FUNC_XOR || func == FUNC_NXOR)
1183                         rset = aset ^ bset;
1184
1185                 if (func == FUNC_NAND || func == FUNC_NOR || func == FUNC_NXOR)
1186                         rset = !rset;
1187
1188                 *mask &= ~(1 << i);
1189
1190                 if (rset)
1191                         *mask |= 1 << i;
1192         }
1193 }
1194
1195 /*
1196  * Build trigger LUTs used by 50 MHz and lower sample rates for supporting
1197  * simple pin change and state triggers. Only two transitions (rise/fall) can be
1198  * set at any time, but a full mask and value can be set (0/1).
1199  */
1200 static int build_basic_trigger(struct triggerlut *lut, struct dev_context *devc)
1201 {
1202         int i,j;
1203         uint16_t masks[2] = { 0, 0 };
1204
1205         memset(lut, 0, sizeof(struct triggerlut));
1206
1207         /* Contant for simple triggers. */
1208         lut->m4 = 0xa000;
1209
1210         /* Value/mask trigger support. */
1211         build_lut_entry(devc->trigger.simplevalue, devc->trigger.simplemask,
1212                         lut->m2d);
1213
1214         /* Rise/fall trigger support. */
1215         for (i = 0, j = 0; i < 16; ++i) {
1216                 if (devc->trigger.risingmask & (1 << i) ||
1217                     devc->trigger.fallingmask & (1 << i))
1218                         masks[j++] = 1 << i;
1219         }
1220
1221         build_lut_entry(masks[0], masks[0], lut->m0d);
1222         build_lut_entry(masks[1], masks[1], lut->m1d);
1223
1224         /* Add glue logic */
1225         if (masks[0] || masks[1]) {
1226                 /* Transition trigger. */
1227                 if (masks[0] & devc->trigger.risingmask)
1228                         add_trigger_function(OP_RISE, FUNC_OR, 0, 0, &lut->m3);
1229                 if (masks[0] & devc->trigger.fallingmask)
1230                         add_trigger_function(OP_FALL, FUNC_OR, 0, 0, &lut->m3);
1231                 if (masks[1] & devc->trigger.risingmask)
1232                         add_trigger_function(OP_RISE, FUNC_OR, 1, 0, &lut->m3);
1233                 if (masks[1] & devc->trigger.fallingmask)
1234                         add_trigger_function(OP_FALL, FUNC_OR, 1, 0, &lut->m3);
1235         } else {
1236                 /* Only value/mask trigger. */
1237                 lut->m3 = 0xffff;
1238         }
1239
1240         /* Triggertype: event. */
1241         lut->params.selres = 3;
1242
1243         return SR_OK;
1244 }
1245
1246 static int dev_acquisition_start(const struct sr_dev_inst *sdi, void *cb_data)
1247 {
1248         struct dev_context *devc;
1249         struct clockselect_50 clockselect;
1250         int frac, triggerpin, ret;
1251         uint8_t triggerselect = 0;
1252         struct triggerinout triggerinout_conf;
1253         struct triggerlut lut;
1254
1255         if (sdi->status != SR_ST_ACTIVE)
1256                 return SR_ERR_DEV_CLOSED;
1257
1258         devc = sdi->priv;
1259
1260         if (configure_probes(sdi) != SR_OK) {
1261                 sr_err("Failed to configure probes.");
1262                 return SR_ERR;
1263         }
1264
1265         /* If the samplerate has not been set, default to 200 kHz. */
1266         if (devc->cur_firmware == -1) {
1267                 if ((ret = set_samplerate(sdi, SR_KHZ(200))) != SR_OK)
1268                         return ret;
1269         }
1270
1271         /* Enter trigger programming mode. */
1272         sigma_set_register(WRITE_TRIGGER_SELECT1, 0x20, devc);
1273
1274         /* 100 and 200 MHz mode. */
1275         if (devc->cur_samplerate >= SR_MHZ(100)) {
1276                 sigma_set_register(WRITE_TRIGGER_SELECT1, 0x81, devc);
1277
1278                 /* Find which pin to trigger on from mask. */
1279                 for (triggerpin = 0; triggerpin < 8; ++triggerpin)
1280                         if ((devc->trigger.risingmask | devc->trigger.fallingmask) &
1281                             (1 << triggerpin))
1282                                 break;
1283
1284                 /* Set trigger pin and light LED on trigger. */
1285                 triggerselect = (1 << LEDSEL1) | (triggerpin & 0x7);
1286
1287                 /* Default rising edge. */
1288                 if (devc->trigger.fallingmask)
1289                         triggerselect |= 1 << 3;
1290
1291         /* All other modes. */
1292         } else if (devc->cur_samplerate <= SR_MHZ(50)) {
1293                 build_basic_trigger(&lut, devc);
1294
1295                 sigma_write_trigger_lut(&lut, devc);
1296
1297                 triggerselect = (1 << LEDSEL1) | (1 << LEDSEL0);
1298         }
1299
1300         /* Setup trigger in and out pins to default values. */
1301         memset(&triggerinout_conf, 0, sizeof(struct triggerinout));
1302         triggerinout_conf.trgout_bytrigger = 1;
1303         triggerinout_conf.trgout_enable = 1;
1304
1305         sigma_write_register(WRITE_TRIGGER_OPTION,
1306                              (uint8_t *) &triggerinout_conf,
1307                              sizeof(struct triggerinout), devc);
1308
1309         /* Go back to normal mode. */
1310         sigma_set_register(WRITE_TRIGGER_SELECT1, triggerselect, devc);
1311
1312         /* Set clock select register. */
1313         if (devc->cur_samplerate == SR_MHZ(200))
1314                 /* Enable 4 probes. */
1315                 sigma_set_register(WRITE_CLOCK_SELECT, 0xf0, devc);
1316         else if (devc->cur_samplerate == SR_MHZ(100))
1317                 /* Enable 8 probes. */
1318                 sigma_set_register(WRITE_CLOCK_SELECT, 0x00, devc);
1319         else {
1320                 /*
1321                  * 50 MHz mode (or fraction thereof). Any fraction down to
1322                  * 50 MHz / 256 can be used, but is not supported by sigrok API.
1323                  */
1324                 frac = SR_MHZ(50) / devc->cur_samplerate - 1;
1325
1326                 clockselect.async = 0;
1327                 clockselect.fraction = frac;
1328                 clockselect.disabled_probes = 0;
1329
1330                 sigma_write_register(WRITE_CLOCK_SELECT,
1331                                      (uint8_t *) &clockselect,
1332                                      sizeof(clockselect), devc);
1333         }
1334
1335         /* Setup maximum post trigger time. */
1336         sigma_set_register(WRITE_POST_TRIGGER,
1337                            (devc->capture_ratio * 255) / 100, devc);
1338
1339         /* Start acqusition. */
1340         gettimeofday(&devc->start_tv, 0);
1341         sigma_set_register(WRITE_MODE, 0x0d, devc);
1342
1343         devc->cb_data = cb_data;
1344
1345         /* Send header packet to the session bus. */
1346         std_session_send_df_header(cb_data, LOG_PREFIX);
1347
1348         /* Add capture source. */
1349         sr_source_add(0, G_IO_IN, 10, receive_data, (void *)sdi);
1350
1351         devc->state.state = SIGMA_CAPTURE;
1352
1353         return SR_OK;
1354 }
1355
1356 static int dev_acquisition_stop(struct sr_dev_inst *sdi, void *cb_data)
1357 {
1358         struct dev_context *devc;
1359         uint8_t modestatus;
1360
1361         (void)cb_data;
1362
1363         sr_source_remove(0);
1364
1365         if (!(devc = sdi->priv)) {
1366                 sr_err("%s: sdi->priv was NULL", __func__);
1367                 return SR_ERR_BUG;
1368         }
1369
1370         /* Stop acquisition. */
1371         sigma_set_register(WRITE_MODE, 0x11, devc);
1372
1373         /* Set SDRAM Read Enable. */
1374         sigma_set_register(WRITE_MODE, 0x02, devc);
1375
1376         /* Get the current position. */
1377         sigma_read_pos(&devc->state.stoppos, &devc->state.triggerpos, devc);
1378
1379         /* Check if trigger has fired. */
1380         modestatus = sigma_get_register(READ_MODE, devc);
1381         if (modestatus & 0x20)
1382                 devc->state.triggerchunk = devc->state.triggerpos / 512;
1383         else
1384                 devc->state.triggerchunk = -1;
1385
1386         devc->state.chunks_downloaded = 0;
1387
1388         devc->state.state = SIGMA_DOWNLOAD;
1389
1390         return SR_OK;
1391 }
1392
1393 SR_PRIV struct sr_dev_driver asix_sigma_driver_info = {
1394         .name = "asix-sigma",
1395         .longname = "ASIX SIGMA/SIGMA2",
1396         .api_version = 1,
1397         .init = init,
1398         .cleanup = cleanup,
1399         .scan = scan,
1400         .dev_list = dev_list,
1401         .dev_clear = dev_clear,
1402         .config_get = config_get,
1403         .config_set = config_set,
1404         .config_list = config_list,
1405         .dev_open = dev_open,
1406         .dev_close = dev_close,
1407         .dev_acquisition_start = dev_acquisition_start,
1408         .dev_acquisition_stop = dev_acquisition_stop,
1409         .priv = NULL,
1410 };