]> sigrok.org Git - libsigrok.git/blob - hardware/asix-sigma/asix-sigma.c
4884afde18e5b13a0ce6f96e52342c8b57785575
[libsigrok.git] / hardware / asix-sigma / asix-sigma.c
1 /*
2  * This file is part of the sigrok project.
3  *
4  * Copyright (C) 2010-2012 Håvard Espeland <gus@ping.uio.no>,
5  * Copyright (C) 2010 Martin Stensgård <mastensg@ping.uio.no>
6  * Copyright (C) 2010 Carl Henrik Lunde <chlunde@ping.uio.no>
7  *
8  * This program is free software: you can redistribute it and/or modify
9  * it under the terms of the GNU General Public License as published by
10  * the Free Software Foundation, either version 3 of the License, or
11  * (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program.  If not, see <http://www.gnu.org/licenses/>.
20  */
21
22 /*
23  * ASIX SIGMA/SIGMA2 logic analyzer driver
24  */
25
26 #include <glib.h>
27 #include <glib/gstdio.h>
28 #include <ftdi.h>
29 #include <string.h>
30 #include "libsigrok.h"
31 #include "libsigrok-internal.h"
32 #include "asix-sigma.h"
33
34 #define USB_VENDOR                      0xa600
35 #define USB_PRODUCT                     0xa000
36 #define USB_DESCRIPTION                 "ASIX SIGMA"
37 #define USB_VENDOR_NAME                 "ASIX"
38 #define USB_MODEL_NAME                  "SIGMA"
39 #define USB_MODEL_VERSION               ""
40 #define TRIGGER_TYPES                   "rf10"
41 #define NUM_PROBES                      16
42
43 static GSList *dev_insts = NULL;
44
45 static const uint64_t supported_samplerates[] = {
46         SR_KHZ(200),
47         SR_KHZ(250),
48         SR_KHZ(500),
49         SR_MHZ(1),
50         SR_MHZ(5),
51         SR_MHZ(10),
52         SR_MHZ(25),
53         SR_MHZ(50),
54         SR_MHZ(100),
55         SR_MHZ(200),
56         0,
57 };
58
59 /*
60  * Probe numbers seem to go from 1-16, according to this image:
61  * http://tools.asix.net/img/sigma_sigmacab_pins_720.jpg
62  * (the cable has two additional GND pins, and a TI and TO pin)
63  */
64 static const char *probe_names[NUM_PROBES + 1] = {
65         "1",
66         "2",
67         "3",
68         "4",
69         "5",
70         "6",
71         "7",
72         "8",
73         "9",
74         "10",
75         "11",
76         "12",
77         "13",
78         "14",
79         "15",
80         "16",
81         NULL,
82 };
83
84 static const struct sr_samplerates samplerates = {
85         0,
86         0,
87         0,
88         supported_samplerates,
89 };
90
91 static const int hwcaps[] = {
92         SR_HWCAP_LOGIC_ANALYZER,
93         SR_HWCAP_SAMPLERATE,
94         SR_HWCAP_CAPTURE_RATIO,
95         SR_HWCAP_PROBECONFIG,
96
97         SR_HWCAP_LIMIT_MSEC,
98         0,
99 };
100
101 /* Force the FPGA to reboot. */
102 static uint8_t suicide[] = {
103         0x84, 0x84, 0x88, 0x84, 0x88, 0x84, 0x88, 0x84,
104 };
105
106 /* Prepare to upload firmware (FPGA specific). */
107 static uint8_t init[] = {
108         0x03, 0x03, 0x01, 0x01, 0x01, 0x01, 0x01, 0x01, 0x01,
109 };
110
111 /* Initialize the logic analyzer mode. */
112 static uint8_t logic_mode_start[] = {
113         0x00, 0x40, 0x0f, 0x25, 0x35, 0x40,
114         0x2a, 0x3a, 0x40, 0x03, 0x20, 0x38,
115 };
116
117 static const char *firmware_files[] = {
118         "asix-sigma-50.fw",     /* 50 MHz, supports 8 bit fractions */
119         "asix-sigma-100.fw",    /* 100 MHz */
120         "asix-sigma-200.fw",    /* 200 MHz */
121         "asix-sigma-50sync.fw", /* Synchronous clock from pin */
122         "asix-sigma-phasor.fw", /* Frequency counter */
123 };
124
125 static int hw_dev_acquisition_stop(int dev_index, void *cb_data);
126
127 static int sigma_read(void *buf, size_t size, struct context *ctx)
128 {
129         int ret;
130
131         ret = ftdi_read_data(&ctx->ftdic, (unsigned char *)buf, size);
132         if (ret < 0) {
133                 sr_err("sigma: ftdi_read_data failed: %s",
134                        ftdi_get_error_string(&ctx->ftdic));
135         }
136
137         return ret;
138 }
139
140 static int sigma_write(void *buf, size_t size, struct context *ctx)
141 {
142         int ret;
143
144         ret = ftdi_write_data(&ctx->ftdic, (unsigned char *)buf, size);
145         if (ret < 0) {
146                 sr_err("sigma: ftdi_write_data failed: %s",
147                        ftdi_get_error_string(&ctx->ftdic));
148         } else if ((size_t) ret != size) {
149                 sr_err("sigma: ftdi_write_data did not complete write.");
150         }
151
152         return ret;
153 }
154
155 static int sigma_write_register(uint8_t reg, uint8_t *data, size_t len,
156                                 struct context *ctx)
157 {
158         size_t i;
159         uint8_t buf[len + 2];
160         int idx = 0;
161
162         buf[idx++] = REG_ADDR_LOW | (reg & 0xf);
163         buf[idx++] = REG_ADDR_HIGH | (reg >> 4);
164
165         for (i = 0; i < len; ++i) {
166                 buf[idx++] = REG_DATA_LOW | (data[i] & 0xf);
167                 buf[idx++] = REG_DATA_HIGH_WRITE | (data[i] >> 4);
168         }
169
170         return sigma_write(buf, idx, ctx);
171 }
172
173 static int sigma_set_register(uint8_t reg, uint8_t value, struct context *ctx)
174 {
175         return sigma_write_register(reg, &value, 1, ctx);
176 }
177
178 static int sigma_read_register(uint8_t reg, uint8_t *data, size_t len,
179                                struct context *ctx)
180 {
181         uint8_t buf[3];
182
183         buf[0] = REG_ADDR_LOW | (reg & 0xf);
184         buf[1] = REG_ADDR_HIGH | (reg >> 4);
185         buf[2] = REG_READ_ADDR;
186
187         sigma_write(buf, sizeof(buf), ctx);
188
189         return sigma_read(data, len, ctx);
190 }
191
192 static uint8_t sigma_get_register(uint8_t reg, struct context *ctx)
193 {
194         uint8_t value;
195
196         if (1 != sigma_read_register(reg, &value, 1, ctx)) {
197                 sr_err("sigma: sigma_get_register: 1 byte expected");
198                 return 0;
199         }
200
201         return value;
202 }
203
204 static int sigma_read_pos(uint32_t *stoppos, uint32_t *triggerpos,
205                           struct context *ctx)
206 {
207         uint8_t buf[] = {
208                 REG_ADDR_LOW | READ_TRIGGER_POS_LOW,
209
210                 REG_READ_ADDR | NEXT_REG,
211                 REG_READ_ADDR | NEXT_REG,
212                 REG_READ_ADDR | NEXT_REG,
213                 REG_READ_ADDR | NEXT_REG,
214                 REG_READ_ADDR | NEXT_REG,
215                 REG_READ_ADDR | NEXT_REG,
216         };
217         uint8_t result[6];
218
219         sigma_write(buf, sizeof(buf), ctx);
220
221         sigma_read(result, sizeof(result), ctx);
222
223         *triggerpos = result[0] | (result[1] << 8) | (result[2] << 16);
224         *stoppos = result[3] | (result[4] << 8) | (result[5] << 16);
225
226         /* Not really sure why this must be done, but according to spec. */
227         if ((--*stoppos & 0x1ff) == 0x1ff)
228                 stoppos -= 64;
229
230         if ((*--triggerpos & 0x1ff) == 0x1ff)
231                 triggerpos -= 64;
232
233         return 1;
234 }
235
236 static int sigma_read_dram(uint16_t startchunk, size_t numchunks,
237                            uint8_t *data, struct context *ctx)
238 {
239         size_t i;
240         uint8_t buf[4096];
241         int idx = 0;
242
243         /* Send the startchunk. Index start with 1. */
244         buf[0] = startchunk >> 8;
245         buf[1] = startchunk & 0xff;
246         sigma_write_register(WRITE_MEMROW, buf, 2, ctx);
247
248         /* Read the DRAM. */
249         buf[idx++] = REG_DRAM_BLOCK;
250         buf[idx++] = REG_DRAM_WAIT_ACK;
251
252         for (i = 0; i < numchunks; ++i) {
253                 /* Alternate bit to copy from DRAM to cache. */
254                 if (i != (numchunks - 1))
255                         buf[idx++] = REG_DRAM_BLOCK | (((i + 1) % 2) << 4);
256
257                 buf[idx++] = REG_DRAM_BLOCK_DATA | ((i % 2) << 4);
258
259                 if (i != (numchunks - 1))
260                         buf[idx++] = REG_DRAM_WAIT_ACK;
261         }
262
263         sigma_write(buf, idx, ctx);
264
265         return sigma_read(data, numchunks * CHUNK_SIZE, ctx);
266 }
267
268 /* Upload trigger look-up tables to Sigma. */
269 static int sigma_write_trigger_lut(struct triggerlut *lut, struct context *ctx)
270 {
271         int i;
272         uint8_t tmp[2];
273         uint16_t bit;
274
275         /* Transpose the table and send to Sigma. */
276         for (i = 0; i < 16; ++i) {
277                 bit = 1 << i;
278
279                 tmp[0] = tmp[1] = 0;
280
281                 if (lut->m2d[0] & bit)
282                         tmp[0] |= 0x01;
283                 if (lut->m2d[1] & bit)
284                         tmp[0] |= 0x02;
285                 if (lut->m2d[2] & bit)
286                         tmp[0] |= 0x04;
287                 if (lut->m2d[3] & bit)
288                         tmp[0] |= 0x08;
289
290                 if (lut->m3 & bit)
291                         tmp[0] |= 0x10;
292                 if (lut->m3s & bit)
293                         tmp[0] |= 0x20;
294                 if (lut->m4 & bit)
295                         tmp[0] |= 0x40;
296
297                 if (lut->m0d[0] & bit)
298                         tmp[1] |= 0x01;
299                 if (lut->m0d[1] & bit)
300                         tmp[1] |= 0x02;
301                 if (lut->m0d[2] & bit)
302                         tmp[1] |= 0x04;
303                 if (lut->m0d[3] & bit)
304                         tmp[1] |= 0x08;
305
306                 if (lut->m1d[0] & bit)
307                         tmp[1] |= 0x10;
308                 if (lut->m1d[1] & bit)
309                         tmp[1] |= 0x20;
310                 if (lut->m1d[2] & bit)
311                         tmp[1] |= 0x40;
312                 if (lut->m1d[3] & bit)
313                         tmp[1] |= 0x80;
314
315                 sigma_write_register(WRITE_TRIGGER_SELECT0, tmp, sizeof(tmp),
316                                      ctx);
317                 sigma_set_register(WRITE_TRIGGER_SELECT1, 0x30 | i, ctx);
318         }
319
320         /* Send the parameters */
321         sigma_write_register(WRITE_TRIGGER_SELECT0, (uint8_t *) &lut->params,
322                              sizeof(lut->params), ctx);
323
324         return SR_OK;
325 }
326
327 /* Generate the bitbang stream for programming the FPGA. */
328 static int bin2bitbang(const char *filename,
329                        unsigned char **buf, size_t *buf_size)
330 {
331         FILE *f;
332         unsigned long file_size;
333         unsigned long offset = 0;
334         unsigned char *p;
335         uint8_t *firmware;
336         unsigned long fwsize = 0;
337         const int buffer_size = 65536;
338         size_t i;
339         int c, bit, v;
340         uint32_t imm = 0x3f6df2ab;
341
342         f = g_fopen(filename, "rb");
343         if (!f) {
344                 sr_err("sigma: g_fopen(\"%s\", \"rb\")", filename);
345                 return SR_ERR;
346         }
347
348         if (-1 == fseek(f, 0, SEEK_END)) {
349                 sr_err("sigma: fseek on %s failed", filename);
350                 fclose(f);
351                 return SR_ERR;
352         }
353
354         file_size = ftell(f);
355
356         fseek(f, 0, SEEK_SET);
357
358         if (!(firmware = g_try_malloc(buffer_size))) {
359                 sr_err("sigma: %s: firmware malloc failed", __func__);
360                 fclose(f);
361                 return SR_ERR_MALLOC;
362         }
363
364         while ((c = getc(f)) != EOF) {
365                 imm = (imm + 0xa853753) % 177 + (imm * 0x8034052);
366                 firmware[fwsize++] = c ^ imm;
367         }
368         fclose(f);
369
370         if(fwsize != file_size) {
371             sr_err("sigma: %s: Error reading firmware", filename);
372             fclose(f);
373             g_free(firmware);
374             return SR_ERR;
375         }
376
377         *buf_size = fwsize * 2 * 8;
378
379         *buf = p = (unsigned char *)g_try_malloc(*buf_size);
380         if (!p) {
381                 sr_err("sigma: %s: buf/p malloc failed", __func__);
382                 g_free(firmware);
383                 return SR_ERR_MALLOC;
384         }
385
386         for (i = 0; i < fwsize; ++i) {
387                 for (bit = 7; bit >= 0; --bit) {
388                         v = firmware[i] & 1 << bit ? 0x40 : 0x00;
389                         p[offset++] = v | 0x01;
390                         p[offset++] = v;
391                 }
392         }
393
394         g_free(firmware);
395
396         if (offset != *buf_size) {
397                 g_free(*buf);
398                 sr_err("sigma: Error reading firmware %s "
399                        "offset=%ld, file_size=%ld, buf_size=%zd.",
400                        filename, offset, file_size, *buf_size);
401
402                 return SR_ERR;
403         }
404
405         return SR_OK;
406 }
407
408 static int hw_init(void)
409 {
410         struct sr_dev_inst *sdi;
411         struct context *ctx;
412         struct ftdi_device_list *devlist;
413         char serial_txt[10];
414         uint32_t serial;
415
416         if (!(ctx = g_try_malloc(sizeof(struct context)))) {
417                 sr_err("sigma: %s: ctx malloc failed", __func__);
418                 return SR_ERR_MALLOC;
419         }
420
421         ftdi_init(&ctx->ftdic);
422
423         /* Look for SIGMAs. */
424
425         if (ftdi_usb_find_all(&ctx->ftdic, &devlist,
426             USB_VENDOR, USB_PRODUCT) <= 0)
427                 goto free;
428
429         /* Make sure it's a version 1 or 2 SIGMA. */
430         ftdi_usb_get_strings(&ctx->ftdic, devlist->dev, NULL, 0, NULL, 0,
431                              serial_txt, sizeof(serial_txt));
432         sscanf(serial_txt, "%x", &serial);
433
434         if (serial < 0xa6010000 || serial > 0xa602ffff) {
435                 sr_err("sigma: Only SIGMA and SIGMA2 are supported "
436                        "in this version of sigrok.");
437                 goto free;
438         }
439
440         sr_info("Found ASIX SIGMA - Serial: %s", serial_txt);
441
442         ctx->cur_samplerate = 0;
443         ctx->period_ps = 0;
444         ctx->limit_msec = 0;
445         ctx->cur_firmware = -1;
446         ctx->num_probes = 0;
447         ctx->samples_per_event = 0;
448         ctx->capture_ratio = 50;
449         ctx->use_triggers = 0;
450
451         /* Register SIGMA device. */
452         if (!(sdi = sr_dev_inst_new(0, SR_ST_INITIALIZING, USB_VENDOR_NAME,
453                                     USB_MODEL_NAME, USB_MODEL_VERSION))) {
454                 sr_err("sigma: %s: sdi was NULL", __func__);
455                 goto free;
456         }
457
458         sdi->priv = ctx;
459
460         dev_insts = g_slist_append(dev_insts, sdi);
461
462         /* We will open the device again when we need it. */
463         ftdi_list_free(&devlist);
464
465         return 1;
466
467 free:
468         g_free(ctx);
469         return 0;
470 }
471
472 static int upload_firmware(int firmware_idx, struct context *ctx)
473 {
474         int ret;
475         unsigned char *buf;
476         unsigned char pins;
477         size_t buf_size;
478         unsigned char result[32];
479         char firmware_path[128];
480
481         /* Make sure it's an ASIX SIGMA. */
482         if ((ret = ftdi_usb_open_desc(&ctx->ftdic,
483                 USB_VENDOR, USB_PRODUCT, USB_DESCRIPTION, NULL)) < 0) {
484                 sr_err("sigma: ftdi_usb_open failed: %s",
485                        ftdi_get_error_string(&ctx->ftdic));
486                 return 0;
487         }
488
489         if ((ret = ftdi_set_bitmode(&ctx->ftdic, 0xdf, BITMODE_BITBANG)) < 0) {
490                 sr_err("sigma: ftdi_set_bitmode failed: %s",
491                        ftdi_get_error_string(&ctx->ftdic));
492                 return 0;
493         }
494
495         /* Four times the speed of sigmalogan - Works well. */
496         if ((ret = ftdi_set_baudrate(&ctx->ftdic, 750000)) < 0) {
497                 sr_err("sigma: ftdi_set_baudrate failed: %s",
498                        ftdi_get_error_string(&ctx->ftdic));
499                 return 0;
500         }
501
502         /* Force the FPGA to reboot. */
503         sigma_write(suicide, sizeof(suicide), ctx);
504         sigma_write(suicide, sizeof(suicide), ctx);
505         sigma_write(suicide, sizeof(suicide), ctx);
506         sigma_write(suicide, sizeof(suicide), ctx);
507
508         /* Prepare to upload firmware (FPGA specific). */
509         sigma_write(init, sizeof(init), ctx);
510
511         ftdi_usb_purge_buffers(&ctx->ftdic);
512
513         /* Wait until the FPGA asserts INIT_B. */
514         while (1) {
515                 ret = sigma_read(result, 1, ctx);
516                 if (result[0] & 0x20)
517                         break;
518         }
519
520         /* Prepare firmware. */
521         snprintf(firmware_path, sizeof(firmware_path), "%s/%s", FIRMWARE_DIR,
522                  firmware_files[firmware_idx]);
523
524         if ((ret = bin2bitbang(firmware_path, &buf, &buf_size)) != SR_OK) {
525                 sr_err("sigma: An error occured while reading the firmware: %s",
526                        firmware_path);
527                 return ret;
528         }
529
530         /* Upload firmare. */
531         sr_info("sigma: Uploading firmware %s", firmware_files[firmware_idx]);
532         sigma_write(buf, buf_size, ctx);
533
534         g_free(buf);
535
536         if ((ret = ftdi_set_bitmode(&ctx->ftdic, 0x00, BITMODE_RESET)) < 0) {
537                 sr_err("sigma: ftdi_set_bitmode failed: %s",
538                        ftdi_get_error_string(&ctx->ftdic));
539                 return SR_ERR;
540         }
541
542         ftdi_usb_purge_buffers(&ctx->ftdic);
543
544         /* Discard garbage. */
545         while (1 == sigma_read(&pins, 1, ctx))
546                 ;
547
548         /* Initialize the logic analyzer mode. */
549         sigma_write(logic_mode_start, sizeof(logic_mode_start), ctx);
550
551         /* Expect a 3 byte reply. */
552         ret = sigma_read(result, 3, ctx);
553         if (ret != 3 ||
554             result[0] != 0xa6 || result[1] != 0x55 || result[2] != 0xaa) {
555                 sr_err("sigma: Configuration failed. Invalid reply received.");
556                 return SR_ERR;
557         }
558
559         ctx->cur_firmware = firmware_idx;
560
561         sr_info("sigma: Firmware uploaded");
562
563         return SR_OK;
564 }
565
566 static int hw_dev_open(int dev_index)
567 {
568         struct sr_dev_inst *sdi;
569         struct context *ctx;
570         int ret;
571
572         if (!(sdi = sr_dev_inst_get(dev_insts, dev_index)))
573                 return SR_ERR;
574
575         ctx = sdi->priv;
576
577         /* Make sure it's an ASIX SIGMA. */
578         if ((ret = ftdi_usb_open_desc(&ctx->ftdic,
579                 USB_VENDOR, USB_PRODUCT, USB_DESCRIPTION, NULL)) < 0) {
580
581                 sr_err("sigma: ftdi_usb_open failed: %s",
582                        ftdi_get_error_string(&ctx->ftdic));
583
584                 return 0;
585         }
586
587         sdi->status = SR_ST_ACTIVE;
588
589         return SR_OK;
590 }
591
592 static int set_samplerate(struct sr_dev_inst *sdi, uint64_t samplerate)
593 {
594         int i, ret;
595         struct context *ctx = sdi->priv;
596
597         for (i = 0; supported_samplerates[i]; i++) {
598                 if (supported_samplerates[i] == samplerate)
599                         break;
600         }
601         if (supported_samplerates[i] == 0)
602                 return SR_ERR_SAMPLERATE;
603
604         if (samplerate <= SR_MHZ(50)) {
605                 ret = upload_firmware(0, ctx);
606                 ctx->num_probes = 16;
607         }
608         if (samplerate == SR_MHZ(100)) {
609                 ret = upload_firmware(1, ctx);
610                 ctx->num_probes = 8;
611         }
612         else if (samplerate == SR_MHZ(200)) {
613                 ret = upload_firmware(2, ctx);
614                 ctx->num_probes = 4;
615         }
616
617         ctx->cur_samplerate = samplerate;
618         ctx->period_ps = 1000000000000 / samplerate;
619         ctx->samples_per_event = 16 / ctx->num_probes;
620         ctx->state.state = SIGMA_IDLE;
621
622         return ret;
623 }
624
625 /*
626  * In 100 and 200 MHz mode, only a single pin rising/falling can be
627  * set as trigger. In other modes, two rising/falling triggers can be set,
628  * in addition to value/mask trigger for any number of probes.
629  *
630  * The Sigma supports complex triggers using boolean expressions, but this
631  * has not been implemented yet.
632  */
633 static int configure_probes(struct sr_dev_inst *sdi, const GSList *probes)
634 {
635         struct context *ctx = sdi->priv;
636         const struct sr_probe *probe;
637         const GSList *l;
638         int trigger_set = 0;
639         int probebit;
640
641         memset(&ctx->trigger, 0, sizeof(struct sigma_trigger));
642
643         for (l = probes; l; l = l->next) {
644                 probe = (struct sr_probe *)l->data;
645                 probebit = 1 << (probe->index - 1);
646
647                 if (!probe->enabled || !probe->trigger)
648                         continue;
649
650                 if (ctx->cur_samplerate >= SR_MHZ(100)) {
651                         /* Fast trigger support. */
652                         if (trigger_set) {
653                                 sr_err("sigma: ASIX SIGMA only supports a single "
654                                        "pin trigger in 100 and 200MHz mode.");
655                                 return SR_ERR;
656                         }
657                         if (probe->trigger[0] == 'f')
658                                 ctx->trigger.fallingmask |= probebit;
659                         else if (probe->trigger[0] == 'r')
660                                 ctx->trigger.risingmask |= probebit;
661                         else {
662                                 sr_err("sigma: ASIX SIGMA only supports "
663                                        "rising/falling trigger in 100 "
664                                        "and 200MHz mode.");
665                                 return SR_ERR;
666                         }
667
668                         ++trigger_set;
669                 } else {
670                         /* Simple trigger support (event). */
671                         if (probe->trigger[0] == '1') {
672                                 ctx->trigger.simplevalue |= probebit;
673                                 ctx->trigger.simplemask |= probebit;
674                         }
675                         else if (probe->trigger[0] == '0') {
676                                 ctx->trigger.simplevalue &= ~probebit;
677                                 ctx->trigger.simplemask |= probebit;
678                         }
679                         else if (probe->trigger[0] == 'f') {
680                                 ctx->trigger.fallingmask |= probebit;
681                                 ++trigger_set;
682                         }
683                         else if (probe->trigger[0] == 'r') {
684                                 ctx->trigger.risingmask |= probebit;
685                                 ++trigger_set;
686                         }
687
688                         /*
689                          * Actually, Sigma supports 2 rising/falling triggers,
690                          * but they are ORed and the current trigger syntax
691                          * does not permit ORed triggers.
692                          */
693                         if (trigger_set > 1) {
694                                 sr_err("sigma: ASIX SIGMA only supports 1 "
695                                        "rising/falling triggers.");
696                                 return SR_ERR;
697                         }
698                 }
699
700                 if (trigger_set)
701                         ctx->use_triggers = 1;
702         }
703
704         return SR_OK;
705 }
706
707 static int hw_dev_close(int dev_index)
708 {
709         struct sr_dev_inst *sdi;
710         struct context *ctx;
711
712         if (!(sdi = sr_dev_inst_get(dev_insts, dev_index))) {
713                 sr_err("sigma: %s: sdi was NULL", __func__);
714                 return SR_ERR_BUG;
715         }
716
717         if (!(ctx = sdi->priv)) {
718                 sr_err("sigma: %s: sdi->priv was NULL", __func__);
719                 return SR_ERR_BUG;
720         }
721
722         /* TODO */
723         if (sdi->status == SR_ST_ACTIVE)
724                 ftdi_usb_close(&ctx->ftdic);
725
726         sdi->status = SR_ST_INACTIVE;
727
728         return SR_OK;
729 }
730
731 static int hw_cleanup(void)
732 {
733         GSList *l;
734         struct sr_dev_inst *sdi;
735         int ret = SR_OK;
736
737         /* Properly close all devices. */
738         for (l = dev_insts; l; l = l->next) {
739                 if (!(sdi = l->data)) {
740                         /* Log error, but continue cleaning up the rest. */
741                         sr_err("sigma: %s: sdi was NULL, continuing", __func__);
742                         ret = SR_ERR_BUG;
743                         continue;
744                 }
745                 sr_dev_inst_free(sdi);
746         }
747         g_slist_free(dev_insts);
748         dev_insts = NULL;
749
750         return ret;
751 }
752
753 static const void *hw_dev_info_get(int dev_index, int dev_info_id)
754 {
755         struct sr_dev_inst *sdi;
756         struct context *ctx;
757         const void *info = NULL;
758
759         if (!(sdi = sr_dev_inst_get(dev_insts, dev_index))) {
760                 sr_err("sigma: %s: sdi was NULL", __func__);
761                 return NULL;
762         }
763
764         ctx = sdi->priv;
765
766         switch (dev_info_id) {
767         case SR_DI_INST:
768                 info = sdi;
769                 break;
770         case SR_DI_NUM_PROBES:
771                 info = GINT_TO_POINTER(NUM_PROBES);
772                 break;
773         case SR_DI_PROBE_NAMES:
774                 info = probe_names;
775                 break;
776         case SR_DI_SAMPLERATES:
777                 info = &samplerates;
778                 break;
779         case SR_DI_TRIGGER_TYPES:
780                 info = (char *)TRIGGER_TYPES;
781                 break;
782         case SR_DI_CUR_SAMPLERATE:
783                 info = &ctx->cur_samplerate;
784                 break;
785         }
786
787         return info;
788 }
789
790 static int hw_dev_status_get(int dev_index)
791 {
792         struct sr_dev_inst *sdi;
793
794         sdi = sr_dev_inst_get(dev_insts, dev_index);
795         if (sdi)
796                 return sdi->status;
797         else
798                 return SR_ST_NOT_FOUND;
799 }
800
801 static const int *hw_hwcap_get_all(void)
802 {
803         return hwcaps;
804 }
805
806 static int hw_dev_config_set(int dev_index, int hwcap, const void *value)
807 {
808         struct sr_dev_inst *sdi;
809         struct context *ctx;
810         int ret;
811
812         if (!(sdi = sr_dev_inst_get(dev_insts, dev_index)))
813                 return SR_ERR;
814
815         ctx = sdi->priv;
816
817         if (hwcap == SR_HWCAP_SAMPLERATE) {
818                 ret = set_samplerate(sdi, *(const uint64_t *)value);
819         } else if (hwcap == SR_HWCAP_PROBECONFIG) {
820                 ret = configure_probes(sdi, value);
821         } else if (hwcap == SR_HWCAP_LIMIT_MSEC) {
822                 ctx->limit_msec = *(const uint64_t *)value;
823                 if (ctx->limit_msec > 0)
824                         ret = SR_OK;
825                 else
826                         ret = SR_ERR;
827         } else if (hwcap == SR_HWCAP_CAPTURE_RATIO) {
828                 ctx->capture_ratio = *(const uint64_t *)value;
829                 if (ctx->capture_ratio < 0 || ctx->capture_ratio > 100)
830                         ret = SR_ERR;
831                 else
832                         ret = SR_OK;
833         } else {
834                 ret = SR_ERR;
835         }
836
837         return ret;
838 }
839
840 /* Software trigger to determine exact trigger position. */
841 static int get_trigger_offset(uint16_t *samples, uint16_t last_sample,
842                               struct sigma_trigger *t)
843 {
844         int i;
845
846         for (i = 0; i < 8; ++i) {
847                 if (i > 0)
848                         last_sample = samples[i-1];
849
850                 /* Simple triggers. */
851                 if ((samples[i] & t->simplemask) != t->simplevalue)
852                         continue;
853
854                 /* Rising edge. */
855                 if ((last_sample & t->risingmask) != 0 || (samples[i] &
856                     t->risingmask) != t->risingmask)
857                         continue;
858
859                 /* Falling edge. */
860                 if ((last_sample & t->fallingmask) != t->fallingmask ||
861                     (samples[i] & t->fallingmask) != 0)
862                         continue;
863
864                 break;
865         }
866
867         /* If we did not match, return original trigger pos. */
868         return i & 0x7;
869 }
870
871 /*
872  * Decode chunk of 1024 bytes, 64 clusters, 7 events per cluster.
873  * Each event is 20ns apart, and can contain multiple samples.
874  *
875  * For 200 MHz, events contain 4 samples for each channel, spread 5 ns apart.
876  * For 100 MHz, events contain 2 samples for each channel, spread 10 ns apart.
877  * For 50 MHz and below, events contain one sample for each channel,
878  * spread 20 ns apart.
879  */
880 static int decode_chunk_ts(uint8_t *buf, uint16_t *lastts,
881                            uint16_t *lastsample, int triggerpos,
882                            uint16_t limit_chunk, void *cb_data)
883 {
884         struct sr_dev_inst *sdi = cb_data;
885         struct context *ctx = sdi->priv;
886         uint16_t tsdiff, ts;
887         uint16_t samples[65536 * ctx->samples_per_event];
888         struct sr_datafeed_packet packet;
889         struct sr_datafeed_logic logic;
890         int i, j, k, l, numpad, tosend;
891         size_t n = 0, sent = 0;
892         int clustersize = EVENTS_PER_CLUSTER * ctx->samples_per_event;
893         uint16_t *event;
894         uint16_t cur_sample;
895         int triggerts = -1;
896
897         /* Check if trigger is in this chunk. */
898         if (triggerpos != -1) {
899                 if (ctx->cur_samplerate <= SR_MHZ(50))
900                         triggerpos -= EVENTS_PER_CLUSTER - 1;
901
902                 if (triggerpos < 0)
903                         triggerpos = 0;
904
905                 /* Find in which cluster the trigger occured. */
906                 triggerts = triggerpos / 7;
907         }
908
909         /* For each ts. */
910         for (i = 0; i < 64; ++i) {
911                 ts = *(uint16_t *) &buf[i * 16];
912                 tsdiff = ts - *lastts;
913                 *lastts = ts;
914
915                 /* Decode partial chunk. */
916                 if (limit_chunk && ts > limit_chunk)
917                         return SR_OK;
918
919                 /* Pad last sample up to current point. */
920                 numpad = tsdiff * ctx->samples_per_event - clustersize;
921                 if (numpad > 0) {
922                         for (j = 0; j < numpad; ++j)
923                                 samples[j] = *lastsample;
924
925                         n = numpad;
926                 }
927
928                 /* Send samples between previous and this timestamp to sigrok. */
929                 sent = 0;
930                 while (sent < n) {
931                         tosend = MIN(2048, n - sent);
932
933                         packet.type = SR_DF_LOGIC;
934                         packet.payload = &logic;
935                         logic.length = tosend * sizeof(uint16_t);
936                         logic.unitsize = 2;
937                         logic.data = samples + sent;
938                         sr_session_send(ctx->session_dev_id, &packet);
939
940                         sent += tosend;
941                 }
942                 n = 0;
943
944                 event = (uint16_t *) &buf[i * 16 + 2];
945                 cur_sample = 0;
946
947                 /* For each event in cluster. */
948                 for (j = 0; j < 7; ++j) {
949
950                         /* For each sample in event. */
951                         for (k = 0; k < ctx->samples_per_event; ++k) {
952                                 cur_sample = 0;
953
954                                 /* For each probe. */
955                                 for (l = 0; l < ctx->num_probes; ++l)
956                                         cur_sample |= (!!(event[j] & (1 << (l *
957                                            ctx->samples_per_event + k)))) << l;
958
959                                 samples[n++] = cur_sample;
960                         }
961                 }
962
963                 /* Send data up to trigger point (if triggered). */
964                 sent = 0;
965                 if (i == triggerts) {
966                         /*
967                          * Trigger is not always accurate to sample because of
968                          * pipeline delay. However, it always triggers before
969                          * the actual event. We therefore look at the next
970                          * samples to pinpoint the exact position of the trigger.
971                          */
972                         tosend = get_trigger_offset(samples, *lastsample,
973                                                     &ctx->trigger);
974
975                         if (tosend > 0) {
976                                 packet.type = SR_DF_LOGIC;
977                                 packet.payload = &logic;
978                                 logic.length = tosend * sizeof(uint16_t);
979                                 logic.unitsize = 2;
980                                 logic.data = samples;
981                                 sr_session_send(ctx->session_dev_id, &packet);
982
983                                 sent += tosend;
984                         }
985
986                         /* Only send trigger if explicitly enabled. */
987                         if (ctx->use_triggers) {
988                                 packet.type = SR_DF_TRIGGER;
989                                 sr_session_send(ctx->session_dev_id, &packet);
990                         }
991                 }
992
993                 /* Send rest of the chunk to sigrok. */
994                 tosend = n - sent;
995
996                 if (tosend > 0) {
997                         packet.type = SR_DF_LOGIC;
998                         packet.payload = &logic;
999                         logic.length = tosend * sizeof(uint16_t);
1000                         logic.unitsize = 2;
1001                         logic.data = samples + sent;
1002                         sr_session_send(ctx->session_dev_id, &packet);
1003                 }
1004
1005                 *lastsample = samples[n - 1];
1006         }
1007
1008         return SR_OK;
1009 }
1010
1011 static int receive_data(int fd, int revents, void *cb_data)
1012 {
1013         struct sr_dev_inst *sdi = cb_data;
1014         struct context *ctx = sdi->priv;
1015         struct sr_datafeed_packet packet;
1016         const int chunks_per_read = 32;
1017         unsigned char buf[chunks_per_read * CHUNK_SIZE];
1018         int bufsz, numchunks, i, newchunks;
1019         uint64_t running_msec;
1020         struct timeval tv;
1021
1022         /* Avoid compiler warnings. */
1023         (void)fd;
1024         (void)revents;
1025
1026         /* Get the current position. */
1027         sigma_read_pos(&ctx->state.stoppos, &ctx->state.triggerpos, ctx);
1028
1029         numchunks = (ctx->state.stoppos + 511) / 512;
1030
1031         if (ctx->state.state == SIGMA_IDLE)
1032                 return TRUE;
1033
1034         if (ctx->state.state == SIGMA_CAPTURE) {
1035                 /* Check if the timer has expired, or memory is full. */
1036                 gettimeofday(&tv, 0);
1037                 running_msec = (tv.tv_sec - ctx->start_tv.tv_sec) * 1000 +
1038                         (tv.tv_usec - ctx->start_tv.tv_usec) / 1000;
1039
1040                 if (running_msec < ctx->limit_msec && numchunks < 32767)
1041                         return TRUE; /* While capturing... */
1042                 else
1043                         hw_dev_acquisition_stop(sdi->index, sdi);
1044
1045         } else if (ctx->state.state == SIGMA_DOWNLOAD) {
1046                 if (ctx->state.chunks_downloaded >= numchunks) {
1047                         /* End of samples. */
1048                         packet.type = SR_DF_END;
1049                         sr_session_send(ctx->session_dev_id, &packet);
1050
1051                         ctx->state.state = SIGMA_IDLE;
1052
1053                         return TRUE;
1054                 }
1055
1056                 newchunks = MIN(chunks_per_read,
1057                                 numchunks - ctx->state.chunks_downloaded);
1058
1059                 sr_info("sigma: Downloading sample data: %.0f %%",
1060                         100.0 * ctx->state.chunks_downloaded / numchunks);
1061
1062                 bufsz = sigma_read_dram(ctx->state.chunks_downloaded,
1063                                         newchunks, buf, ctx);
1064                 /* TODO: Check bufsz. For now, just avoid compiler warnings. */
1065                 (void)bufsz;
1066
1067                 /* Find first ts. */
1068                 if (ctx->state.chunks_downloaded == 0) {
1069                         ctx->state.lastts = *(uint16_t *) buf - 1;
1070                         ctx->state.lastsample = 0;
1071                 }
1072
1073                 /* Decode chunks and send them to sigrok. */
1074                 for (i = 0; i < newchunks; ++i) {
1075                         int limit_chunk = 0;
1076
1077                         /* The last chunk may potentially be only in part. */
1078                         if (ctx->state.chunks_downloaded == numchunks - 1) {
1079                                 /* Find the last valid timestamp */
1080                                 limit_chunk = ctx->state.stoppos % 512 + ctx->state.lastts;
1081                         }
1082
1083                         if (ctx->state.chunks_downloaded + i == ctx->state.triggerchunk)
1084                                 decode_chunk_ts(buf + (i * CHUNK_SIZE),
1085                                                 &ctx->state.lastts,
1086                                                 &ctx->state.lastsample,
1087                                                 ctx->state.triggerpos & 0x1ff,
1088                                                 limit_chunk, sdi);
1089                         else
1090                                 decode_chunk_ts(buf + (i * CHUNK_SIZE),
1091                                                 &ctx->state.lastts,
1092                                                 &ctx->state.lastsample,
1093                                                 -1, limit_chunk, sdi);
1094
1095                         ++ctx->state.chunks_downloaded;
1096                 }
1097         }
1098
1099         return TRUE;
1100 }
1101
1102 /* Build a LUT entry used by the trigger functions. */
1103 static void build_lut_entry(uint16_t value, uint16_t mask, uint16_t *entry)
1104 {
1105         int i, j, k, bit;
1106
1107         /* For each quad probe. */
1108         for (i = 0; i < 4; ++i) {
1109                 entry[i] = 0xffff;
1110
1111                 /* For each bit in LUT. */
1112                 for (j = 0; j < 16; ++j)
1113
1114                         /* For each probe in quad. */
1115                         for (k = 0; k < 4; ++k) {
1116                                 bit = 1 << (i * 4 + k);
1117
1118                                 /* Set bit in entry */
1119                                 if ((mask & bit) &&
1120                                     ((!(value & bit)) !=
1121                                     (!(j & (1 << k)))))
1122                                         entry[i] &= ~(1 << j);
1123                         }
1124         }
1125 }
1126
1127 /* Add a logical function to LUT mask. */
1128 static void add_trigger_function(enum triggerop oper, enum triggerfunc func,
1129                                  int index, int neg, uint16_t *mask)
1130 {
1131         int i, j;
1132         int x[2][2], tmp, a, b, aset, bset, rset;
1133
1134         memset(x, 0, 4 * sizeof(int));
1135
1136         /* Trigger detect condition. */
1137         switch (oper) {
1138         case OP_LEVEL:
1139                 x[0][1] = 1;
1140                 x[1][1] = 1;
1141                 break;
1142         case OP_NOT:
1143                 x[0][0] = 1;
1144                 x[1][0] = 1;
1145                 break;
1146         case OP_RISE:
1147                 x[0][1] = 1;
1148                 break;
1149         case OP_FALL:
1150                 x[1][0] = 1;
1151                 break;
1152         case OP_RISEFALL:
1153                 x[0][1] = 1;
1154                 x[1][0] = 1;
1155                 break;
1156         case OP_NOTRISE:
1157                 x[1][1] = 1;
1158                 x[0][0] = 1;
1159                 x[1][0] = 1;
1160                 break;
1161         case OP_NOTFALL:
1162                 x[1][1] = 1;
1163                 x[0][0] = 1;
1164                 x[0][1] = 1;
1165                 break;
1166         case OP_NOTRISEFALL:
1167                 x[1][1] = 1;
1168                 x[0][0] = 1;
1169                 break;
1170         }
1171
1172         /* Transpose if neg is set. */
1173         if (neg) {
1174                 for (i = 0; i < 2; ++i) {
1175                         for (j = 0; j < 2; ++j) {
1176                                 tmp = x[i][j];
1177                                 x[i][j] = x[1-i][1-j];
1178                                 x[1-i][1-j] = tmp;
1179                         }
1180                 }
1181         }
1182
1183         /* Update mask with function. */
1184         for (i = 0; i < 16; ++i) {
1185                 a = (i >> (2 * index + 0)) & 1;
1186                 b = (i >> (2 * index + 1)) & 1;
1187
1188                 aset = (*mask >> i) & 1;
1189                 bset = x[b][a];
1190
1191                 if (func == FUNC_AND || func == FUNC_NAND)
1192                         rset = aset & bset;
1193                 else if (func == FUNC_OR || func == FUNC_NOR)
1194                         rset = aset | bset;
1195                 else if (func == FUNC_XOR || func == FUNC_NXOR)
1196                         rset = aset ^ bset;
1197
1198                 if (func == FUNC_NAND || func == FUNC_NOR || func == FUNC_NXOR)
1199                         rset = !rset;
1200
1201                 *mask &= ~(1 << i);
1202
1203                 if (rset)
1204                         *mask |= 1 << i;
1205         }
1206 }
1207
1208 /*
1209  * Build trigger LUTs used by 50 MHz and lower sample rates for supporting
1210  * simple pin change and state triggers. Only two transitions (rise/fall) can be
1211  * set at any time, but a full mask and value can be set (0/1).
1212  */
1213 static int build_basic_trigger(struct triggerlut *lut, struct context *ctx)
1214 {
1215         int i,j;
1216         uint16_t masks[2] = { 0, 0 };
1217
1218         memset(lut, 0, sizeof(struct triggerlut));
1219
1220         /* Contant for simple triggers. */
1221         lut->m4 = 0xa000;
1222
1223         /* Value/mask trigger support. */
1224         build_lut_entry(ctx->trigger.simplevalue, ctx->trigger.simplemask,
1225                         lut->m2d);
1226
1227         /* Rise/fall trigger support. */
1228         for (i = 0, j = 0; i < 16; ++i) {
1229                 if (ctx->trigger.risingmask & (1 << i) ||
1230                     ctx->trigger.fallingmask & (1 << i))
1231                         masks[j++] = 1 << i;
1232         }
1233
1234         build_lut_entry(masks[0], masks[0], lut->m0d);
1235         build_lut_entry(masks[1], masks[1], lut->m1d);
1236
1237         /* Add glue logic */
1238         if (masks[0] || masks[1]) {
1239                 /* Transition trigger. */
1240                 if (masks[0] & ctx->trigger.risingmask)
1241                         add_trigger_function(OP_RISE, FUNC_OR, 0, 0, &lut->m3);
1242                 if (masks[0] & ctx->trigger.fallingmask)
1243                         add_trigger_function(OP_FALL, FUNC_OR, 0, 0, &lut->m3);
1244                 if (masks[1] & ctx->trigger.risingmask)
1245                         add_trigger_function(OP_RISE, FUNC_OR, 1, 0, &lut->m3);
1246                 if (masks[1] & ctx->trigger.fallingmask)
1247                         add_trigger_function(OP_FALL, FUNC_OR, 1, 0, &lut->m3);
1248         } else {
1249                 /* Only value/mask trigger. */
1250                 lut->m3 = 0xffff;
1251         }
1252
1253         /* Triggertype: event. */
1254         lut->params.selres = 3;
1255
1256         return SR_OK;
1257 }
1258
1259 static int hw_dev_acquisition_start(int dev_index, void *cb_data)
1260 {
1261         struct sr_dev_inst *sdi;
1262         struct context *ctx;
1263         struct sr_datafeed_packet *packet;
1264         struct sr_datafeed_header *header;
1265         struct sr_datafeed_meta_logic meta;
1266         struct clockselect_50 clockselect;
1267         int frac, triggerpin, ret;
1268         uint8_t triggerselect;
1269         struct triggerinout triggerinout_conf;
1270         struct triggerlut lut;
1271
1272         if (!(sdi = sr_dev_inst_get(dev_insts, dev_index)))
1273                 return SR_ERR;
1274
1275         ctx = sdi->priv;
1276
1277         /* If the samplerate has not been set, default to 200 kHz. */
1278         if (ctx->cur_firmware == -1) {
1279                 if ((ret = set_samplerate(sdi, SR_KHZ(200))) != SR_OK)
1280                         return ret;
1281         }
1282
1283         /* Enter trigger programming mode. */
1284         sigma_set_register(WRITE_TRIGGER_SELECT1, 0x20, ctx);
1285
1286         /* 100 and 200 MHz mode. */
1287         if (ctx->cur_samplerate >= SR_MHZ(100)) {
1288                 sigma_set_register(WRITE_TRIGGER_SELECT1, 0x81, ctx);
1289
1290                 /* Find which pin to trigger on from mask. */
1291                 for (triggerpin = 0; triggerpin < 8; ++triggerpin)
1292                         if ((ctx->trigger.risingmask | ctx->trigger.fallingmask) &
1293                             (1 << triggerpin))
1294                                 break;
1295
1296                 /* Set trigger pin and light LED on trigger. */
1297                 triggerselect = (1 << LEDSEL1) | (triggerpin & 0x7);
1298
1299                 /* Default rising edge. */
1300                 if (ctx->trigger.fallingmask)
1301                         triggerselect |= 1 << 3;
1302
1303         /* All other modes. */
1304         } else if (ctx->cur_samplerate <= SR_MHZ(50)) {
1305                 build_basic_trigger(&lut, ctx);
1306
1307                 sigma_write_trigger_lut(&lut, ctx);
1308
1309                 triggerselect = (1 << LEDSEL1) | (1 << LEDSEL0);
1310         }
1311
1312         /* Setup trigger in and out pins to default values. */
1313         memset(&triggerinout_conf, 0, sizeof(struct triggerinout));
1314         triggerinout_conf.trgout_bytrigger = 1;
1315         triggerinout_conf.trgout_enable = 1;
1316
1317         sigma_write_register(WRITE_TRIGGER_OPTION,
1318                              (uint8_t *) &triggerinout_conf,
1319                              sizeof(struct triggerinout), ctx);
1320
1321         /* Go back to normal mode. */
1322         sigma_set_register(WRITE_TRIGGER_SELECT1, triggerselect, ctx);
1323
1324         /* Set clock select register. */
1325         if (ctx->cur_samplerate == SR_MHZ(200))
1326                 /* Enable 4 probes. */
1327                 sigma_set_register(WRITE_CLOCK_SELECT, 0xf0, ctx);
1328         else if (ctx->cur_samplerate == SR_MHZ(100))
1329                 /* Enable 8 probes. */
1330                 sigma_set_register(WRITE_CLOCK_SELECT, 0x00, ctx);
1331         else {
1332                 /*
1333                  * 50 MHz mode (or fraction thereof). Any fraction down to
1334                  * 50 MHz / 256 can be used, but is not supported by sigrok API.
1335                  */
1336                 frac = SR_MHZ(50) / ctx->cur_samplerate - 1;
1337
1338                 clockselect.async = 0;
1339                 clockselect.fraction = frac;
1340                 clockselect.disabled_probes = 0;
1341
1342                 sigma_write_register(WRITE_CLOCK_SELECT,
1343                                      (uint8_t *) &clockselect,
1344                                      sizeof(clockselect), ctx);
1345         }
1346
1347         /* Setup maximum post trigger time. */
1348         sigma_set_register(WRITE_POST_TRIGGER,
1349                            (ctx->capture_ratio * 255) / 100, ctx);
1350
1351         /* Start acqusition. */
1352         gettimeofday(&ctx->start_tv, 0);
1353         sigma_set_register(WRITE_MODE, 0x0d, ctx);
1354
1355         ctx->session_dev_id = cb_data;
1356
1357         if (!(packet = g_try_malloc(sizeof(struct sr_datafeed_packet)))) {
1358                 sr_err("sigma: %s: packet malloc failed.", __func__);
1359                 return SR_ERR_MALLOC;
1360         }
1361
1362         if (!(header = g_try_malloc(sizeof(struct sr_datafeed_header)))) {
1363                 sr_err("sigma: %s: header malloc failed.", __func__);
1364                 return SR_ERR_MALLOC;
1365         }
1366
1367         /* Send header packet to the session bus. */
1368         packet->type = SR_DF_HEADER;
1369         packet->payload = header;
1370         header->feed_version = 1;
1371         gettimeofday(&header->starttime, NULL);
1372         sr_session_send(ctx->session_dev_id, packet);
1373
1374         /* Send metadata about the SR_DF_LOGIC packets to come. */
1375         packet->type = SR_DF_META_LOGIC;
1376         packet->payload = &meta;
1377         meta.samplerate = ctx->cur_samplerate;
1378         meta.num_probes = ctx->num_probes;
1379         sr_session_send(ctx->session_dev_id, packet);
1380
1381         /* Add capture source. */
1382         sr_source_add(0, G_IO_IN, 10, receive_data, sdi);
1383
1384         g_free(header);
1385         g_free(packet);
1386
1387         ctx->state.state = SIGMA_CAPTURE;
1388
1389         return SR_OK;
1390 }
1391
1392 static int hw_dev_acquisition_stop(int dev_index, void *cb_data)
1393 {
1394         struct sr_dev_inst *sdi;
1395         struct context *ctx;
1396         uint8_t modestatus;
1397
1398         /* Avoid compiler warnings. */
1399         (void)cb_data;
1400
1401         if (!(sdi = sr_dev_inst_get(dev_insts, dev_index))) {
1402                 sr_err("sigma: %s: sdi was NULL", __func__);
1403                 return SR_ERR_BUG;
1404         }
1405
1406         if (!(ctx = sdi->priv)) {
1407                 sr_err("sigma: %s: sdi->priv was NULL", __func__);
1408                 return SR_ERR_BUG;
1409         }
1410
1411         /* Stop acquisition. */
1412         sigma_set_register(WRITE_MODE, 0x11, ctx);
1413
1414         /* Set SDRAM Read Enable. */
1415         sigma_set_register(WRITE_MODE, 0x02, ctx);
1416
1417         /* Get the current position. */
1418         sigma_read_pos(&ctx->state.stoppos, &ctx->state.triggerpos, ctx);
1419
1420         /* Check if trigger has fired. */
1421         modestatus = sigma_get_register(READ_MODE, ctx);
1422         if (modestatus & 0x20)
1423                 ctx->state.triggerchunk = ctx->state.triggerpos / 512;
1424         else
1425                 ctx->state.triggerchunk = -1;
1426
1427         ctx->state.chunks_downloaded = 0;
1428
1429         ctx->state.state = SIGMA_DOWNLOAD;
1430
1431         return SR_OK;
1432 }
1433
1434 SR_PRIV struct sr_dev_driver asix_sigma_driver_info = {
1435         .name = "asix-sigma",
1436         .longname = "ASIX SIGMA/SIGMA2",
1437         .api_version = 1,
1438         .init = hw_init,
1439         .cleanup = hw_cleanup,
1440         .dev_open = hw_dev_open,
1441         .dev_close = hw_dev_close,
1442         .dev_info_get = hw_dev_info_get,
1443         .dev_status_get = hw_dev_status_get,
1444         .hwcap_get_all = hw_hwcap_get_all,
1445         .dev_config_set = hw_dev_config_set,
1446         .dev_acquisition_start = hw_dev_acquisition_start,
1447         .dev_acquisition_stop = hw_dev_acquisition_stop,
1448 };