]> sigrok.org Git - libsigrokdecode.git/blobdiff - i2c/rtc_epson_8564je/README
READMEs: Cosmetics, consistency fixes, typos.
[libsigrokdecode.git] / i2c / rtc_epson_8564je / README
index a6594f8a0b8c07c044f240dc4d6d722ed2689c25..60cd0759fb3296dd1f0b3a089cddf62a64a7c890 100644 (file)
@@ -9,14 +9,12 @@ which has a slave address of 0x51 (or 0xa2, if the read/write bit is included).
 Logic analyzer setup
 --------------------
 
-The logic analyzer used for capturing was a ChronoVu LA8 at a sample rate
-of 1MHz. The logic analyzer probes were connected to the RTC chip like this:
+The logic analyzer used was a ChronoVu LA8 (at 1MHz):
 
   Probe       RTC chip pin
   ------------------------
   0 (green)   SCL
   1 (orange)  SDA
-  GND         GND
 
 
 Data