edid: Shorten two code snippets.
[libsigrokdecode.git] / decoders / spi / pd.py
1 ##
2 ## This file is part of the libsigrokdecode project.
3 ##
4 ## Copyright (C) 2011 Gareth McMullin <gareth@blacksphere.co.nz>
5 ## Copyright (C) 2012-2014 Uwe Hermann <uwe@hermann-uwe.de>
6 ##
7 ## This program is free software; you can redistribute it and/or modify
8 ## it under the terms of the GNU General Public License as published by
9 ## the Free Software Foundation; either version 2 of the License, or
10 ## (at your option) any later version.
11 ##
12 ## This program is distributed in the hope that it will be useful,
13 ## but WITHOUT ANY WARRANTY; without even the implied warranty of
14 ## MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15 ## GNU General Public License for more details.
16 ##
17 ## You should have received a copy of the GNU General Public License
18 ## along with this program; if not, see <http://www.gnu.org/licenses/>.
19 ##
20
21 import sigrokdecode as srd
22 from collections import namedtuple
23
24 Data = namedtuple('Data', ['ss', 'es', 'val'])
25
26 '''
27 OUTPUT_PYTHON format:
28
29 Packet:
30 [<ptype>, <data1>, <data2>]
31
32 <ptype>:
33  - 'DATA': <data1> contains the MOSI data, <data2> contains the MISO data.
34    The data is _usually_ 8 bits (but can also be fewer or more bits).
35    Both data items are Python numbers (not strings), or None if the respective
36    channel was not supplied.
37  - 'BITS': <data1>/<data2> contain a list of bit values in this MOSI/MISO data
38    item, and for each of those also their respective start-/endsample numbers.
39  - 'CS-CHANGE': <data1> is the old CS# pin value, <data2> is the new value.
40    Both data items are Python numbers (0/1), not strings. At the beginning of
41    the decoding a packet is generated with <data1> = None and <data2> being the
42    initial state of the CS# pin or None if the chip select pin is not supplied.
43  - 'TRANSFER': <data1>/<data2> contain a list of Data() namedtuples for each
44    byte transferred during this block of CS# asserted time. Each Data() has
45    fields ss, es, and val.
46
47 Examples:
48  ['CS-CHANGE', None, 1]
49  ['CS-CHANGE', 1, 0]
50  ['DATA', 0xff, 0x3a]
51  ['BITS', [[1, 80, 82], [1, 83, 84], [1, 85, 86], [1, 87, 88],
52            [1, 89, 90], [1, 91, 92], [1, 93, 94], [1, 95, 96]],
53           [[0, 80, 82], [1, 83, 84], [0, 85, 86], [1, 87, 88],
54            [1, 89, 90], [1, 91, 92], [0, 93, 94], [0, 95, 96]]]
55  ['DATA', 0x65, 0x00]
56  ['DATA', 0xa8, None]
57  ['DATA', None, 0x55]
58  ['CS-CHANGE', 0, 1]
59  ['TRANSFER', [Data(ss=80, es=96, val=0xff), ...],
60               [Data(ss=80, es=96, val=0x3a), ...]]
61 '''
62
63 # Key: (CPOL, CPHA). Value: SPI mode.
64 # Clock polarity (CPOL) = 0/1: Clock is low/high when inactive.
65 # Clock phase (CPHA) = 0/1: Data is valid on the leading/trailing clock edge.
66 spi_mode = {
67     (0, 0): 0, # Mode 0
68     (0, 1): 1, # Mode 1
69     (1, 0): 2, # Mode 2
70     (1, 1): 3, # Mode 3
71 }
72
73 class ChannelError(Exception):
74     pass
75
76 class Decoder(srd.Decoder):
77     api_version = 3
78     id = 'spi'
79     name = 'SPI'
80     longname = 'Serial Peripheral Interface'
81     desc = 'Full-duplex, synchronous, serial bus.'
82     license = 'gplv2+'
83     inputs = ['logic']
84     outputs = ['spi']
85     channels = (
86         {'id': 'clk', 'name': 'CLK', 'desc': 'Clock'},
87     )
88     optional_channels = (
89         {'id': 'miso', 'name': 'MISO', 'desc': 'Master in, slave out'},
90         {'id': 'mosi', 'name': 'MOSI', 'desc': 'Master out, slave in'},
91         {'id': 'cs', 'name': 'CS#', 'desc': 'Chip-select'},
92     )
93     options = (
94         {'id': 'cs_polarity', 'desc': 'CS# polarity', 'default': 'active-low',
95             'values': ('active-low', 'active-high')},
96         {'id': 'cpol', 'desc': 'Clock polarity', 'default': 0,
97             'values': (0, 1)},
98         {'id': 'cpha', 'desc': 'Clock phase', 'default': 0,
99             'values': (0, 1)},
100         {'id': 'bitorder', 'desc': 'Bit order',
101             'default': 'msb-first', 'values': ('msb-first', 'lsb-first')},
102         {'id': 'wordsize', 'desc': 'Word size', 'default': 8},
103     )
104     annotations = (
105         ('miso-data', 'MISO data'),
106         ('mosi-data', 'MOSI data'),
107         ('miso-bits', 'MISO bits'),
108         ('mosi-bits', 'MOSI bits'),
109         ('warnings', 'Human-readable warnings'),
110     )
111     annotation_rows = (
112         ('miso-data', 'MISO data', (0,)),
113         ('miso-bits', 'MISO bits', (2,)),
114         ('mosi-data', 'MOSI data', (1,)),
115         ('mosi-bits', 'MOSI bits', (3,)),
116         ('other', 'Other', (4,)),
117     )
118     binary = (
119         ('miso', 'MISO'),
120         ('mosi', 'MOSI'),
121     )
122
123     def __init__(self):
124         self.reset()
125
126     def reset(self):
127         self.samplerate = None
128         self.bitcount = 0
129         self.misodata = self.mosidata = 0
130         self.misobits = []
131         self.mosibits = []
132         self.misobytes = []
133         self.mosibytes = []
134         self.ss_block = -1
135         self.samplenum = -1
136         self.ss_transfer = -1
137         self.cs_was_deasserted = False
138         self.have_cs = self.have_miso = self.have_mosi = None
139
140     def metadata(self, key, value):
141         if key == srd.SRD_CONF_SAMPLERATE:
142             self.samplerate = value
143
144     def start(self):
145         self.out_python = self.register(srd.OUTPUT_PYTHON)
146         self.out_ann = self.register(srd.OUTPUT_ANN)
147         self.out_binary = self.register(srd.OUTPUT_BINARY)
148         if self.samplerate:
149             self.out_bitrate = self.register(srd.OUTPUT_META,
150                     meta=(int, 'Bitrate', 'Bitrate during transfers'))
151         self.bw = (self.options['wordsize'] + 7) // 8
152
153     def putw(self, data):
154         self.put(self.ss_block, self.samplenum, self.out_ann, data)
155
156     def putdata(self):
157         # Pass MISO and MOSI bits and then data to the next PD up the stack.
158         so = self.misodata if self.have_miso else None
159         si = self.mosidata if self.have_mosi else None
160         so_bits = self.misobits if self.have_miso else None
161         si_bits = self.mosibits if self.have_mosi else None
162
163         if self.have_miso:
164             ss, es = self.misobits[-1][1], self.misobits[0][2]
165             bdata = so.to_bytes(self.bw, byteorder='big')
166             self.put(ss, es, self.out_binary, [0, bdata])
167         if self.have_mosi:
168             ss, es = self.mosibits[-1][1], self.mosibits[0][2]
169             bdata = si.to_bytes(self.bw, byteorder='big')
170             self.put(ss, es, self.out_binary, [1, bdata])
171
172         self.put(ss, es, self.out_python, ['BITS', si_bits, so_bits])
173         self.put(ss, es, self.out_python, ['DATA', si, so])
174
175         if self.have_miso:
176             self.misobytes.append(Data(ss=ss, es=es, val=so))
177         if self.have_mosi:
178             self.mosibytes.append(Data(ss=ss, es=es, val=si))
179
180         # Bit annotations.
181         if self.have_miso:
182             for bit in self.misobits:
183                 self.put(bit[1], bit[2], self.out_ann, [2, ['%d' % bit[0]]])
184         if self.have_mosi:
185             for bit in self.mosibits:
186                 self.put(bit[1], bit[2], self.out_ann, [3, ['%d' % bit[0]]])
187
188         # Dataword annotations.
189         if self.have_miso:
190             self.put(ss, es, self.out_ann, [0, ['%02X' % self.misodata]])
191         if self.have_mosi:
192             self.put(ss, es, self.out_ann, [1, ['%02X' % self.mosidata]])
193
194     def reset_decoder_state(self):
195         self.misodata = 0 if self.have_miso else None
196         self.mosidata = 0 if self.have_mosi else None
197         self.misobits = [] if self.have_miso else None
198         self.mosibits = [] if self.have_mosi else None
199         self.bitcount = 0
200
201     def cs_asserted(self, cs):
202         active_low = (self.options['cs_polarity'] == 'active-low')
203         return (cs == 0) if active_low else (cs == 1)
204
205     def handle_bit(self, miso, mosi, clk, cs):
206         # If this is the first bit of a dataword, save its sample number.
207         if self.bitcount == 0:
208             self.ss_block = self.samplenum
209             self.cs_was_deasserted = \
210                 not self.cs_asserted(cs) if self.have_cs else False
211
212         ws = self.options['wordsize']
213         bo = self.options['bitorder']
214
215         # Receive MISO bit into our shift register.
216         if self.have_miso:
217             if bo == 'msb-first':
218                 self.misodata |= miso << (ws - 1 - self.bitcount)
219             else:
220                 self.misodata |= miso << self.bitcount
221
222         # Receive MOSI bit into our shift register.
223         if self.have_mosi:
224             if bo == 'msb-first':
225                 self.mosidata |= mosi << (ws - 1 - self.bitcount)
226             else:
227                 self.mosidata |= mosi << self.bitcount
228
229         # Guesstimate the endsample for this bit (can be overridden below).
230         es = self.samplenum
231         if self.bitcount > 0:
232             if self.have_miso:
233                 es += self.samplenum - self.misobits[0][1]
234             elif self.have_mosi:
235                 es += self.samplenum - self.mosibits[0][1]
236
237         if self.have_miso:
238             self.misobits.insert(0, [miso, self.samplenum, es])
239         if self.have_mosi:
240             self.mosibits.insert(0, [mosi, self.samplenum, es])
241
242         if self.bitcount > 0 and self.have_miso:
243             self.misobits[1][2] = self.samplenum
244         if self.bitcount > 0 and self.have_mosi:
245             self.mosibits[1][2] = self.samplenum
246
247         self.bitcount += 1
248
249         # Continue to receive if not enough bits were received, yet.
250         if self.bitcount != ws:
251             return
252
253         self.putdata()
254
255         # Meta bitrate.
256         if self.samplerate:
257             elapsed = 1 / float(self.samplerate)
258             elapsed *= (self.samplenum - self.ss_block + 1)
259             bitrate = int(1 / elapsed * ws)
260             self.put(self.ss_block, self.samplenum, self.out_bitrate, bitrate)
261
262         if self.have_cs and self.cs_was_deasserted:
263             self.putw([4, ['CS# was deasserted during this data word!']])
264
265         self.reset_decoder_state()
266
267     def find_clk_edge(self, miso, mosi, clk, cs, first):
268         if self.have_cs and (first or self.matched[self.have_cs]):
269             # Send all CS# pin value changes.
270             oldcs = None if first else 1 - cs
271             self.put(self.samplenum, self.samplenum, self.out_python,
272                      ['CS-CHANGE', oldcs, cs])
273
274             if self.cs_asserted(cs):
275                 self.ss_transfer = self.samplenum
276                 self.misobytes = []
277                 self.mosibytes = []
278             else:
279                 self.put(self.ss_transfer, self.samplenum, self.out_python,
280                     ['TRANSFER', self.mosibytes, self.misobytes])
281
282             # Reset decoder state when CS# changes (and the CS# pin is used).
283             self.reset_decoder_state()
284
285         # We only care about samples if CS# is asserted.
286         if self.have_cs and not self.cs_asserted(cs):
287             return
288
289         # Ignore sample if the clock pin hasn't changed.
290         if first or not self.matched[0]:
291             return
292
293         # Sample data on rising/falling clock edge (depends on mode).
294         mode = spi_mode[self.options['cpol'], self.options['cpha']]
295         if mode == 0 and clk == 0:   # Sample on rising clock edge
296             return
297         elif mode == 1 and clk == 1: # Sample on falling clock edge
298             return
299         elif mode == 2 and clk == 1: # Sample on falling clock edge
300             return
301         elif mode == 3 and clk == 0: # Sample on rising clock edge
302             return
303
304         # Found the correct clock edge, now get the SPI bit(s).
305         self.handle_bit(miso, mosi, clk, cs)
306
307     def decode(self):
308         # The CLK input is mandatory. Other signals are (individually)
309         # optional. Yet either MISO or MOSI (or both) must be provided.
310         # Tell stacked decoders when we don't have a CS# signal.
311         if not self.has_channel(0):
312             raise ChannelError('Either MISO or MOSI (or both) pins required.')
313         self.have_miso = self.has_channel(1)
314         self.have_mosi = self.has_channel(2)
315         if not self.have_miso and not self.have_mosi:
316             raise ChannelError('Either MISO or MOSI (or both) pins required.')
317         self.have_cs = self.has_channel(3)
318         if not self.have_cs:
319             self.put(0, 0, self.out_python, ['CS-CHANGE', None, None])
320
321         # We want all CLK changes. We want all CS changes if CS is used.
322         # Map 'have_cs' from boolean to an integer index. This simplifies
323         # evaluation in other locations.
324         wait_cond = [{0: 'e'}]
325         if self.have_cs:
326             self.have_cs = len(wait_cond)
327             wait_cond.append({3: 'e'})
328
329         # "Pixel compatibility" with the v2 implementation. Grab and
330         # process the very first sample before checking for edges. The
331         # previous implementation did this by seeding old values with
332         # None, which led to an immediate "change" in comparison.
333         (clk, miso, mosi, cs) = self.wait({})
334         self.find_clk_edge(miso, mosi, clk, cs, True)
335
336         while True:
337             (clk, miso, mosi, cs) = self.wait(wait_cond)
338             self.find_clk_edge(miso, mosi, clk, cs, False)